【FPGA/CPLD】 XILINX/ALTERA/Lattice/Actel #31
レス数が950を超えています。1000を超えると書き込みができなくなります。
距離が長くなると伝送できないというのは
I2C
パラレルプリンタ/RS-232C/RS-485
の規格を体感的に理解していれば、自ずとわかるはず
最終手段は、50オームのバッファアンプ
と考えると、FPGAとDAの間は最短のトウチョウ配線でして、残り同軸で引っ張った方が楽なんだが。
何で苦労してるんだろ……
http://nahitafu.cocolog-nifty.com/nahitafu/2022/08/post-90dd1e.html >>5
知ったかぶりして頓珍漢な事書いてる奴w
DACはAD9717で、2chパラレル14bit/125MSPSのもの
FPGA基板とDAC基板を基板対基板コネクタで接続して、複数の14bitパラレル信号を通す構造
配線長は、2枚の基板跨いで、いいとこ数センチ
どこに同軸ケーブル使う?w >>8
うける前に、総務のおっさんの連絡が2週間以上かかって他に決まっちまった Tang Nanoは開発環境無料で日本語ドキュメントもあってビビる 中華半導体、信頼性どのくらいあるのか不安
上限85℃の工業グレード品を、80℃ぐらいで使って全数10年持てばいいけど、5年で半分死ぬとか、1年で1割ぐらい死ぬとか
そういうデータと実績が無い
XとかIとかから乗り換えて、数年後にどうなるかは、掛けだねえ >>19
趣味じゃねえの
そもそもXやIの信頼性データを気にしている奴は?
つうか、全部製造はTSMCなんじゃねえの?
信頼性とは? シリコンなんだし劣化速度とかはあんまり関係ないような……
電解コンデンサの電解液とかわかり易い手抜きが出来るところでも無さそうだし >信頼性とは
三菱自動車や日野自動車が失ったものじゃね?しらんけど 富士通HDDの不良問題とか知らんの?
あれはパッケージの樹脂に原因があった
中のチップもシリコン単体でできてる訳じゃなくて、いろんなプロセスを経て半導体や配線や絶縁とか作り込んでいて、必ずそれぞれ寿命がある
自分が作ったものの寿命が気にならないのは、趣味でやってる素人だけ
業務で作ったものが頻繁に壊れたら、責任問題になる 「何を根拠にブランドの信頼性の優劣を気にすればいいの?」という話じゃないですかね。 >>23
へー富士通のHDD問題って韓国に害虫が原因だったんだ シーゲートだったかなぁHDDそんな問題おこして
9821V13だか200だか
その頃お客さんのところに入れ替えに回ってたけど。
XilinxとかIntelの信頼性データって見たことあるのかと小一時間と言ってるだろうが。これだから話が通じない 最近、ルフィが「パズドラ王に、俺はなる!」などと言ってるのをよく聞きます!
ただでさえ海賊王目指してるのに両立できるわけねえだろ王様ナメんなと言ってやりたいんですが、どこに電話かければいいでしょうか!
なおルフィは架空の人物なので、電話番号がネットに公開されても個人情報保護法は適用されないと思います! オレ様メモ
∴‥∵‥∴‥∵‥∴‥∴‥∵‥∴‥∵‥∴‥∴‥∵‥∴‥∵‥∴‥∴
<2022年9月21日 (水) 午前 10:00 - 11:30 開催 無料>
【インテル株式会社主催】インテル(R) FPGA対応 Nios(R) V プロセッサー・セミナー
▼▼ 事前登録受付中・詳細はこちら ▼▼
https://webinar.intel.com/NiosVWebinar21Sep-JP_REG
*インテル株式会社のセミナー申込ページに遷移します。
∴‥∵‥∴‥∵‥∴‥∴‥∵‥∴‥∵‥∴‥∴‥∵‥∴‥∵‥∴‥∴ おいおい、XILINX/ALTERA/Lattice/Actel以外はスレ違いだぞ>>33 >>33
安くて機能揃ってていいんだけど、フラッシュないのがなー。
>>35
他に関連スレあったっけ? >>33
Efinix ってファブリックとリソースの接続が独特だよね。 Efinix安いからいい、年間ライセンス払っても安い
LE数/コスト比が良いね。
Xilinxが株主だから、つぶしにかかるかもしれんけど ライセンス料って何?
Titaniumとかだと金かかんの?
金取るなら合成ツールまともなの提供してくれ。 まぁまぁ怒らんで
ライセンス料っていうか、最初にZiloniボード買ってユーザー登録費用ね。
合成ツールは知らんけれど、T20がソニーのカメラモジュールに採用されてるみたいね XやIもライセンス料に見合うまともなツールを提供してください >>44
面白かったよ。
安い理由が何となくわかった。やっぱフラッシュ混載みたいなプロセスは高くつくのね、ユーザーとしては便利だけど。
外付けSPIフラッシュ検討するか、、、 >>45
IDEは普通
合成はちょっとバカ
あと、I/O の繋ぎが独特過ぎて最初分からんかった。 クラウドワークスでやたら安い金額でFPGA技術者を探している企業があって、草 >>53
面接でちんちんを交渉して、入れる力は無いな >>54
色々な経験を積んで、自分を磨いてもらうしかないですね >>55
おまえは、戦いに備えて自分の股間の剣でも磨いてろ >>56
自分で磨き続けるのは難しい
色んな人の助けを借りないと… 伝説の商社マンが、Xilinx幹部をマ○ニカさんが川崎ソープに連れて行ったのを見たとか言ってたが
さすが伝説の商社マンそこで、剣を磨いていたと
あと、師匠がサムローガン嫌ってたとか言ってたが、支障って誰だよ
小林○さんは俺の弟子とか
今考えると意味不明 >>60
FPGA関係で女性の商社の人みたことない。何故 なあ
年収600万円を超えるFPGA求人とかどこだ >>63
ワイは800万近く貰ってるで
電気とか回路設計とかプログラミングの基礎は分かってるけどね >>65
年収600万円を超えるFPGA求人はどこか?と聞いているんだが、おまえはバカか? 上がらない給与、上がり続ける物価…
ウクライナは1日も早く滅ぼすほうがいいよな >>68
ウクライナとロシア以外がロシアの核で滅亡してくれたほうがいいわ >>65
元PALTEKの田島君は、年収650ぐらいの源泉徴収票を見せてお前もこれぐらいがんばれよとか意味不明なことを言っていたが昔からのテンプレなのか?
知らんが、自分で何もしない手配師になって取締役でもないのに突然2時間以内に私物片せと言いだし、iPhoneの中身までチェックして。
サラリーマンとして、それはないわ。
頑張っても報われない社会は此奴らが形成しているだろ。
業界全体を全てひっくり返しておくわ。 ロシアとウクライナ以外、全員トラックにひかれて異世界TS転生すればいいんだよ 中小零細ならFPGA出来るの探してるから数年我慢すれば600万以上はすぐに超えるぞ。 20年くらいHDL書いてるけど500行かない
HDL以外のアナログ回路設計や筐体設計、システム管理と何でもやってるけど 業界と会社規模で決まるからな。転職するしかあるまい。 「20年くらいHDL書いてて、HDL以外のアナログ回路設計や筐体設計、システム管理と何でもやってる。それで500万円行かない」
「800万円もらっている人なら、そんな仕事内容だろう。500万円は低すぎる」
という話だと思った。
すげえマルチな仕事内容っぽい。それぞれの質次第だけどもっと貰える可能性はあるのに。
でも、それなりの人脈とか特許とか論文とかわかりやすくアピールできる要素がないと、40代半ばの人だと転職ハードルは高そう。
日本のシステムが良くない。 論文ってアピールになるのん?
研究者だけだと思うが そいつは40代未婚の童貞
しかも電気電子エンジニアではなくただの作業員 >>82
転職で評価されるでしょ。IEEEくらいなら。 >>82
なるに足るものならなる。転職希望先に縁がないもの、本人が重要なポジションでない連名なら力は弱いだろうけれど。
>>83
経営の力と開発の力、その他基礎研究の力、製造の力、営業の力…、ぜんぶ別。
企業の中でこそ力を発揮できるタイプの人もいるわけだし。 転職希望先が興味を持ってくれるなら、業界紙でも一般雑誌記事でもいいんだし。
転職にもリスクはあるけれど、今の職場で十分に評価されていないと考えるなら外の世界も考えないと。 >外の世界
転生したらFPGAでした 〜焼く側から 焼かれる側に〜 ここ10年ぐらいFPGAから離れてたんですが
今のインテルやザイリンクスの
合成ツールって
RAMのビヘイビアモデルを
内蔵RAMにアサインして合成して
くれるんですかね?
昔は巨大なレジスタブロックに
なったりしてましたが >>90
10年前でもXilinxは出来てた。Alteraは知らん。
書き方が悪かったんだろ。 廉価ブランドでもRAMブロック普通に積んどるよ。初期値設定もできて便利。 非同期リード
メモリセルのリセット
辺りが入ってたんじゃ?
これがあったら今もNGよ >>90
Case文で全部記述すればたいていはなる >>87
VHDLできますと言う奴に、IEEEってなにかきいてみ そんなことよりウクライナを早く滅ぼせ
このままだとロシアは日本にも攻撃してくるぞ えっVHDL書くときに、IEEEって書かないんですか!!!凄いっすね!!! >>85
>(論文も)評価されるでしょ。IEEE(が発行している情報誌に載ったとか)くらいなら
>>87
>IEEE(が発行している情報誌に載った)というだけじゃまだまだだねぇw
という話に対して
>VHDLできますと言う奴に、IEEEってなにかきいてみ
>えっVHDL書くときに、IEEEって書かないんですか!!!凄いっすね!!!
って意図的に外してるのかな? そっか世界は進んでいるんだな
驚いたのは除余算が簡単にできること
桁毎の2進10進変換が
keta_1=bindata/1 %10
keta_10=bindata/10%10
keta_100=bindata/100%10
・
・
・
で合成出来るのはびっくりした
昔は割り算は無理だったし
モジュラーなんて考えられなかったが >>100
>> Case文で全部記述すればたいていはなる
こんな事書く位だから程度が分かるでしょ あいとりぷるいいいいいいいいいいいい(^p^)は 学会というより よんぱっぱーとかのいまげ 学者さまじゃなくて作業員でサーセン 自分も一次情報なんていちいち探さないので、この記述はシミュレーション用で論理合成できませんって書いてあるものが合成できて驚くことはよくある。 えっVHDL書くときに、use ieeeうんたらかんたら書かないんですか!!!
おまえらFPGAつかったことあんの? おれみたいなただの作業員がハードウェア記述言語なんて触るわけないだろうが!(^p^)(逆切れ 自分で記述はしないが焼き込み作業はする のでiMpactとかは使うゾ(^p^) ロシアの卑劣な行為に対しウクライナ側の結束が云々などと報道されてたけども、
物価や電気料金の値上げを結束とやらで解決してから言ってください >>111
クロック50MHzのDE0で動かしたけどシフトレジスタ使った
10進表示の2^nカウンタがちゃんと動作したよ
いやーverilogで数式自由に書いて合成してくれる時代になったんだねぇ 20年くらい進歩もないよね。
無理やりC言語導入ようとしてたけど仕様もバラバラで使える所も限られてるし。
Verilogに今風の機能取り込んだ言語作ったほうがいい。 SystemVerilog使ってないの?
俺はVHDL-2だけど >>115
HLSとかJAVAで書いて合成したりすごいことになってるじゃん >>116
VHDL-2008 や SystemVerilog って、今っぽいか? >>118
使いこなしてそうな会社を日本国内で数社しかみない。 そういえば、googleのAIの実装に使われているブロック設計言語が、Gowinでそのまま実装できそうでこれが業界標準になるかならないかよくわからんが、俺がここで言わないと埋もれそうだし誰も試して評価できる人が日本にはいなさそうなのが残念だな。 >>121
フィックスターさんがやってて本書いてる。
まぁ一部用途とか、設計の効率化には使えるのでは。
単体だと、何が楽しいのかよくわからないが。
どっかの誰かが騒いでて本かったけど。
(口先ばかりの使えない奴が騒いでた)
複雑な計算のHDL吐き出しツールにはいいと思う。
CPUのようなバス設計がないやつはどうなんだろうな FPGAでZ80のようなCPUを作る場合、マイクロコードのROMのようなものは
どうやって入れればいい? >>125
もしかして、FPGAは、内部に書き換え可能なROM領域を搭載してるの? >>128
Z80は、トランジスタ数が8200個ほどだったらしいけど、それであれだけの命令を
実装できるものなの? >>129
どういう意味?
1. 実際にはトランジスタ数はもっと多い
2. マイクロコード使ってるから実現できてる。使わなきゃ無理
3. 実は Z80 の命令は実装されていない ビット数の割には命令解釈や命令実行回路に割かれているトランジスタ数が多いんじゃなかったっけ?
ALUが4ビットなのは有名だしね
Z80は論理回路だけで作られている訳では無い(バススイッチとか色々な回路実装がされている)ので
トランジスタ数ではなくゲート数換算、論理回路数換算だと解釈に幅があるし
opencoresにz80互換コアがいくつかあった気がするから見てみると吉 >>132
256x8 くらいのROMでも、トランジスタ使い果たしちゃわないかな? >>126
FPGAはBlockRAMを持っているので初期値を設定してROMとして使える。
ROMのIPを使えばそれをやってくれる。 結局、Z80はマイクロコード使っていたのか使っていなかったのか、
どっちなんだろう。 >>135
M1サイクルの後でM2サイクルとかM3サイクルとかあるやつあるじゃん。
あれって、マイクロコードの実行サイクルなんじゃないの?
LD (IX+n),HL
みたいなやつだったかな、20クロックくらいかかるはずなので、内部で4マイクロコードくらいが動いているんだと思う。 マイクロコードってより
もっと基本的なシーケンサ動作の方じゃないかな?かな? 高度なFPGAの話題頼む。正直つまらん
CPUの話しかできないのって、何で? FPGAはマイコンに比べると、業務比率が高い。
業務寄りだと、アプリは顧客固有のものになる。話題に出せない。無難な話になる。
共通の話題になりやすいのは、マイコンをFPGA視点で見るようなこと。
なにより>>139が話題を出せていない。 soft-coreのcpuはrisc-vに収斂していくのだろうか
性能とフットプリント次第か >>139
HLSでググってブログ探せば?
英語ならあると思うが 何か新作デバイスの話題ないん?
元気に出してるの中華のsipeed製品くらいだし…… Z80について、Twitterに返事したらここがZ80の話題になって、ヒマなんだな。馬鹿沸いてきてアホだろと思ってただけで。もう釣り堀入れ食いでつまらん >>140
そうだよね。
こんなとこに書いたらバレる。 ROMのIPの使い方すら知らないとか、初歩中のしょほっやん
伝説の商社マンの返答っぽくて正直ワロタ ROMのIPの使い方を知らない人がいたとして、それを嘲る必要あるんかな? ないよな。 ROMのIPの使い方を知らない人がいたとして、それを嘲る必要あるんかな? ないよな。 伝説の商社マンが言っているなら、ながねんFPGA扱っているんだから大笑いですが。それが何か問題でも 「伝説の商社マンが言っている」なら「問題」だとしてそれはどうやって証明するの? 読み出しと書き込みのバス幅アスペクトが違うラムを推論で作りたい。どこかにサンプルないですか? >>152
FIFOの書き込みと読み出しのバス幅を変えるIPを生成して足りない部分は何か? >>151
書きこみで釣り堀入れ食いにて証明してるやんなう >>153
ipウィザードやプリミティブ直おきなら簡単なんだが、推論で(hdlだけで)作りたいの。 データをラッチして、ラッチが終わったときにカウンタを回してラッチの場所を出力する
入力と出力くろくが違う場合は FF2段とかセマフォ回路で受け渡しをする
それ以上でもそれ以下でもないけど、わかんないとこある? >>152
アスペクトが何だか知らないが
8bit 書き込み 16bit 読み出しとか簡単だろ。
7bit 書き込み 17bit 読み出しとか出来そうもないけど。 マイコンとFPGAの関係って
PCのCPUとGPUの関係に似てるような >>158
できるよ
バッファ3こもって常に余り計算すれば
2^nで割れない通信方式の時によくそのバッファ作って、研究資材にぶち込んでたけど >>160
だいたい余りは、たいてい循環整数になるので、回路も面積食わない
シーケンスマシン2段程度で単純化できる 単純なバッファ(FIFO)ならそうだろうけど
ラムだと複数ワード読み出してシフトして•••ってなるじゃん。
もはやメモリの推論じゃないよね。 書き込み側のほうがバス幅広いから書き込み側に長々とswitch/caseを書いて、ramそのもは入出力同じバス幅で作ったよ。
もっとスマートなロジック書けないかと思って聞いてみた。。
確かに余り演算子を使うとswitch/caseはきれいに書けそうだね。 メモリ幅は書き込み側に合わせないと
リードモディファイライトになるから面倒。 FPGAには疎いので
「RAMを推論で作る」という日本語(推論の意味)が分からなかったのだが、
論理合成可能なRAMの記述(HDL)はどう書くのか?という意味なのか!
とりあえず、「推論」でこんなのがヒットした
https://marsee101.blog.fc2.com/blog-entry-2651.html
https://marsee101.blog.fc2.com/blog-entry-1832.html
うーん、やっぱりよく分らん あなた達、ドキュメント読まんの?普通に書かれてるけど >読み出しと書き込みのバス幅アスペクトが違うラムを推論で作りたい。どこかにサンプルないですか?
>>167
どこに書かれてるの? ありがとう。
こんな書き方もあるんだね。
勉強になった。 いい線いってるけど、これは入出力のバス幅がうまい具合に片方をもう片方で割り切れるスペシャルなケースだし、バイトイネーブル使うほうが素直じゃないかな。
入出力のバス幅が9:8とかの一般的な場合のスマートな解が知りたい。 >>171
はぁ
ビットシフトの
HDL記述と、FFでの記述と実回路がイメージ出来て無さそう >>171
8回に1回、rd_reqを出さずにout_cntを0-7までカウントさせるだけだろ FPGAを学習したいのですが、おすすめのボード紹介してもらえませんか?
あと、C言語での開発を想定しているのですが、HDLに比べてどういった点が不利ですか? >>175
1クロック単位で何をするかという記述が曖昧になり、人間の開発概念の低下を招く程度 >>175
予算とやりたいこと次第
LEDチカチカさせて満足ならArty z7とかcmod s7あたり
金があるならメーカー製の評価ボード
高位合成の不利としてはクロック単位のタイミング制御が難しかったり、使用リソースが大きくなったりする
なにより初学者がいきなり高位合成から始めるにはワークフローが複雑になるからそのあたりの覚悟がいるな >>176
>>177
cmod s7っていうの安いですねこれで勉強してみますありがとうございます Cで開発ってのは、AIに、こんな感じでよろしく、と頼むのに似ている。
出来上がりはAI次第、頼むキーワードに研究がいる。その研究は’裏’を知っていないとむつかしい。 昔はCLBの中身を直接いじって手作業で配線しないと性能出せなかった
HDLなんて使ったら性能でないよと言われたもんだったな >>180
手配線するって、どのFPGA?
セルの固定くらいはできても配線の指定が出来るようなツールは使ったことないな。 随分前だからやり方忘れたけどsprtan6でどうしてもslackがプラスにならないから
一部を手動で配置配線してタイミング変えたたことはあるなあ >>183
だから、それはセルの配置だけでしょ?
配線は決めらんないよ。 >>185
何年か前だけどXilinxのセミナーで自分で配線してお絵描きできるって言ってたよ。 昔のツールで、手配線して性能を出すというのはpasicというツール? 配線まで選べた気がする。
配線の引廻しは選べないが接続を変えるだけならiseにもそういう機能があって、bitを作る直前でも配線を修整できた。vivadoでは配置配線やりなおし。 なんだてめー 高齢童貞に喧嘩売ってんのか?おぉん!?(^p^#
ありさかせんせいのちんぽがくさってもげますように・・・(なもなも ちんぽがもげて、おっぱいが大きくなって、心まで女性化して、>>189と恋に落ちて結婚して添い遂げるまでがTSFです >>188
なんか、レス止まるとバレバレだから、適当にスルーして書き込む能力を身につけろよ。高齢童貞元商社マン ありさかせんせーオハヨーございます!(^p^) ちんぽげんきしてる?
しかしまだ罵倒句として使うか、お祈りが足りないようだな・・・ゴゴゴゴゴ ありさかせんせーオハヨーございます!!!(^p^)
拘置所は兎も角留置所なら業者の弁当らしいから
弁当自体は臭くないと思いますよ、弁当自体は。
入浴回数や便所の都合で他のニオイは長引けば不可避でしょうが;
別件、ザイリンクスの外部フラッシュ製造中止で互換品ないって皆さんどうされてるのでしょう・・・ぐぎぎ >>195
外部フラッシュって?詳しく
XCFの事? >>195
さすが体験者は違うね。俺は逮捕された事が無いから、ハクがついた貴方には敵いませんな。 >XCF
そうそれそれ。 互換性のある新機種に統合するってのなら
廃止や値上げされても構わんのですけれども・・・
ザイリンクス純正品にこだわらなけりゃ互換性あるやつもあるのかしらね;しらんけど(^p^;
クソ高い市場在庫の値付けは自由なのかもしれんけどさぁ・・・ちゃんとその額で資産計上して税務署に納税しろよ!!(ぷんすか
>体験者
ぐぐっただけでぼくも留置所童貞だっつーの! >>198
なんだ
お前、留置場経験のある伝説の商社マンじゃないのか >>200
PALTEKが原因を3ヶ月かけても究明できない問題を有坂先生が解いて商社を飛び越えてメーカーに直接指摘する文章を書いた翌日に、伝説の商社マンはパワハラで当方を追い出した上、その後の社内懲罰委員会の反省文で有坂の技術力がとか書いて来やがったが、そもそも伝説の商社マンが技術力もマネージメント力もなく、有坂に責任をなすりつける根性がわからない。今後ゆっくりと補正してやる。自己愛性人格障害がどこまで反省から逃げることが出来るのか試してやるわ。逃げるんじゃねーぞクスクスゲラゲラ >>201
あーおなかすいたわ。
っていうと、ご苦労さまと言ってなにかおごり出すか、そうでないかで
自己愛性人格障害の見分けは一発でつくわ!
パワハラ 自己愛性人格障害とNTT社員 [無断転載禁止]
https://egg.2ch.net/test/read.cgi/regulate/1452509913/ >>203
自作自演乙
どんな奴でも通信を途絶してはならない、それが日本電信電話株式会社に関わる者の心構えと埃です。ゲボンゲホンホコリ掃除してよ、メイドさん! ぼくとしては伝説の商社マンがどうなろうとどうでもいいのですが
そういう屑に自ら率先して関わり続けるおつもりなのでしょうか。
時として復讐が成功したとしても、(確実に合法的にトドメを
させるのならばともかく)結果として逆恨みをかったりして相手との縁を深め
今後もずっと関わり続ける結果になるを選ぶのも、どうかと思いますん。
貴重な人生の時間を、屑相手に浪費するよりも
人生の価値を更に高める事の出来る物事に時間を投資されたほうが
先生自身にとってより実りの多い豊かな人生に繋がるのではないでしょうか。
どうしても復讐がありさか先生にとって有意義で必要なことであるのならば無理には止はしませんが
相手から受けた傷に固執する事は、ある意味、相手の影響下に染まる選択肢でもあり・・・
今はまだ赦せぬ理不尽の経験であろうとも、もし何らかの機会に復讐とは異なる
他の選択肢が視野に入ったとき、「(過去のしがらみを)忘れる度量」というのも
人間の大きさかも知れないという観念につきましても、心に留め置かれます事、
お勧め申し上げまする。 まぁ、どの道に進まれるにせよ、ご武運を。 >>205
あれ、伝説の商社マンは、ルネサススレで8年以上にわたりオレ様をストーキングしているななしっくすじゃないんですか?今更言われてもねぇクスクスゲラゲラ 裁判して多額の賠償金をとることはより良い人生です!!!! 仕事中に宅配便を郵便局に取りに行くのはいいが、中身がバイアグラだぜwアホの上司に合わせるのはめんどうになるだろわかるか? 裁判に仮に勝てたとしても 悪人から恨まれ続ける人生って 本当にいい人生なんかしらね
しかも現行の裁判制度なんて、未来人に大笑いされるレベルですぜ?
三菱とか日野とか萱場とかの不正検査は検査せずに数値を捏造したのでしょうが
逆に言えば正しい検査は毎度検証して検査値を求め、その数値を用いて事故や不良や設計ミスなどを洗い出す行為でもあります。
これを司法に敷衍すれば、裁判官は事件事実と法令条令のみとを参照し判決を下し、
その結果を判例と比較検証するというのが当然の態度でしょう。
しかし現状の裁判は判例主義と言ってたとえ過去の判例が不当であろうとも判例を重視しそれに倣うという方法をとっています。
試験に例えれば へんな内容であろうと過去問が無条件で正しいとされるなかでカンニングし放題といった感じの地獄の如き状況です。
こんな中で果たして だれしもが納得のいく正しい公正な結論など得られるものでしょうか?
勝訴した側も敗訴した側も苦痛を残すことでしょう。
裁判に負けるようなことを行う様な倫理観に悖る人に逆恨みされて
自暴自棄になって自分や家族が襲われても困るわけで、そういう意味でも
ぼくの高齢童貞仲間の宮澤賢治君なんかは、「喧嘩や訴訟があれば
つまらないからやめろ」と仰っていたのかなぁ、と、そんなふーにぼくは思う訳です;しらんけど(^p^; >>205
おれも伝説の商社マンがどうなろうとどうでもいいが
PALTEKの創業メンバーで「FPGA業界にいられなくしてやるぞ」
と豪語してたので、面白そうだから是非どうぞ。
確かにお前の下で働くと、FPGA業界にいられなくなりPythonでAI開発して、毎日バイトしてるが、毎日バイトするたびに「こいつを業界にいるのは意味不明」だとおもうわ >>208
(僅かなミスが何万人にも迷惑を及ぼしかねない、
そげなスリリングな職責のストレスに身を晒し続けるよりも)
途中で万一紛失しても「ごっめーん(てへぺろ」で
済まされそうなくっだらないお使いに放免してくれて
それでお給料をもらえるのなら ありがてぇ ありがてぇ!
ぼくならお礼ついでに、この違法輸入の粗悪薬物で腐ってもげますように…とお祈りしながら渡して差し上げますかな(^p^)ふひひ! まじですか、たぶんいまつこうとる商社さんもパルテックから仕入れてるとおもう;
PALTEK以外のルートでオススメのFPGAに強い(安い)業者さんあったら教えてくだちい。
緊急時だけ使うマウザやdigikeyは高すぎてやはり商社さんはつよいなぁ、とよくおもいます。
この世に神も仏もいないとおもっていたけど 安倍ちゃんの顛末見るに
全くいない訳でもないみたいだからご自身で罰を与えようとせずとも、
ほんとうに悪人であればそれ自体が原因となって、
自ずと(悪習たたって自律的にというか自動的に)自滅していくんじゃないですかねぇ・・・しらんけど(^p^; >>212
田島がアタマおかしいだけで、PALTEKは正常だけど、それを見極められないとFPGAのうそを見抜くには難しい 社員(とその言動、特に業務内)に問題が有って会社がそれを正さないのなら
それは会社も問題じゃないかと思いまするぞ、割とマジで;しらんけど(^p^; スレチだったらごめんなさい。
質問なのですが、FPGAでロジックを組んで演算結果をBRAMに保存しています。
で、このBRAMの中身をダンプしてPCで確認したいのですが何か上手いやり方はあるのでしょうか?
チップはArtix7です。 >>216
xsctのコマンドにリードあるよ。
artixは使ったことけど。 ATF16v8で簡単な入出力の方法は分かったってことでcpld学んで見たいが一歩目が全く分からん。
quartus iiってのは古いの?
FPGAの名ばかりしか見なくて、入門キットみたいなのも見つからない。。 >>215
あ、ゲリサカくんは、使えないから次々と派遣先を切られまくって、もう年なんで日雇い派遣しか仕事がなくなった人なんだよ。
居眠りで切られたり、請負元にどうでも良い文句をしつこく言い続けて仕事が無くなったり、使え無いから数ヶ月で派遣先から切られたり。しまいにはバイトのツイートして会社にチクられるは、特許の内容を特許化する前に2chに書いたり
ネットリテラシーが無いにも程があるんだ。
まあだから今の状況があって自業自得な訳だけどね。 >>218
16V8 だから GAL系でしょ。
microchip はツール出してないのかな?
GAL なら自分でフューズデータ計算して書き込めばいいんじゃない?
書き込み方法も公開されているはず。 >>216
UARTでダンプするのが一番簡単だけど >>219
ルネサススレで8年ストーキングしているななしっくすくんと、田島総明という俺の元上司の伝説の商社マンは同一人物なのかお前に質問するわ。 メモリの内容ダンプとか、PCに慣れてハード見えないだろう。頑張れwFPGAはつらいぞ
ちなみに >>219 のような根拠が出せない誹謗中傷が永遠続いて社内や取引先のドコモにまでやりやがったこいつ >>216
Integrated Logic Analyzer ぼくは脳みそがおこさま水準だからなのか、 いま219みたいなのは 開示請求で
一発アウトじゃないかと思いこんでいるんですぐゎ、ネットリテラシーがある人は回避術とかにも
長けているのかしら? しらんけど(^p^;
あ、これがうわさに聞いた投げ銭システムとかという奴ですか?
裁判所も暇じゃないんだから裁判所経由でお布施せんでも もっとダイレクトすませばいいのに・・・ >>217
xsctの辺りは触った事なかったです
試してみようと思います
ありがとうございます >>221
いろいろ試してダメそうだったらUARTでやります
ありがとうございます >>224
今ILAを使っていて、回路規模がギリギリなので別の案を考えている感じです…
説明が足りずすみません
ありがとうございます >>218
16V8は卒業して、CPLDに移りたいってことですかね。
FPGAを避けてCPLDを選ぶ理由って何なんでしょう・ >>225
開示請求ではアウトの手前をついている
ゲリサカと書くのはその回避方法
【誹謗】ななしっくす VS 下痢坂 専用スレ【中傷】
https://mao.5ch.net/test/read.cgi/shikaku/1629200194/
実際の開示請求はここでかけて、ぷらら→ドコモ で開示された。
まだ弁護士に払う、弁護士保険の1割三万円程度を支払ってないので見てないけど。
田島じたいは、ワイの書きこみが職務規程違反だとか言い出して、当方に口頭注意するレベルまでやってる。
名前出すと、書きこみが止まる状況がパワハラ追い出し後の1年ぐらい続いているね。
ザイリンクスの営業 住川さんは追い出し直後分刻みのスケジュールで忙しい中、追い出し翌日にワイと電話で話し聞いていただいて人間的に偉いと思う。
なんだかなぁって感じだが。
PALTEKの創業メンバーとして、ワイをFPGA業界から追放したいなら勝手にやってくれればいいんじゃないの。むしろ面白そうだからもっとやれや >>227
実機じゃなくてSIMでやるといいよ
SignalTapじゃなくてVLAだっけ。実機の波形見るツール
最終的には、あれしかないけど
実機にこだわると、デバック平気で2カ月遅れるよ
FPGA中級者あるある >>224
ああ
ILAか
使い方は、PALTEKの技術サポートにきくといいよ
よく聞いてたた人が今部長だけど、彼は商社のFPGAサポートではトップクラスだと思う ビットストリームをリードバックしたらその時点のbramの内容が分かるのでは?
一旦動作止める必要が有るし、マスクやらロケーションやら色々面倒臭いけど。 >>230
まぁ。アリサカの名前を入れたら、「N○T横須賀無線部の活動を許可しない」とか言い出したので、コンプライアンス室に「組織ぐるみのパワハラが行われている」と常識的な人権の救済を申し出たところ、何故か契約の更新を切られて部屋を追い出されたらしいが、自己責任だとおもう。
オレ様よりもよいFPGA技術者を多数抱えている伝説の商社マンなので、そちらを使えばいいと思う。売り上げ下がったらしがwww
なお、社内懲罰・裁判ともに本人の同一可能性が述べられない場合、アリサカへの誹謗中傷が行われたとして、会社と個人両方とも刺し違える覚悟でやっているので、きちんと嫌がらせするならとことんやれや。なぁ。ななしっくすよお前は、ルネサススレで8年以上オレ様にネットストーカーをつづけてききたが、伝説の商社マンと同一人物なのか聞いているだが。
PALTEK創業メンバーの伝説の商社マンの名誉にも関わる内容だろ?なんで答えられないんだ?アタマ悪すぎるぞ! 入門用のFPGAはこれがいいんじゃないかな
https://akizukidenshi.com/catalog/g/gM-17448/
今月号のInterfaceで別冊で記事特集があるよ 普通のマイコンで出来ることをわざわざFPGA使わなきゃいけない理由がわからん いつのまに論理回路レベルの高速応答をマイコンで実現できるようになったん? >で?使い道は?
_________________________
| | |
| [G]oogle | |
| /ー[]{] /ー[]{] 冂 ┌冖ー┐ 冂 | |
| く, グ / .く, グ / . | .レ'7´フ カ l | .レ'7 lー┐.| |
| ∠/ ∠/ !__/ /_/ l__/ |__./..└‐┘.| |
| ⊂二⊃ | |
| | l | | |
| |_l__| | |
| ( ´_ゝ`) シェフの味! | |
| / |: ヾ ∧_∧ ドウダカ | |
| / / |: l、 l (´<_` ).、 | |
|__(__コつ| ̄|С,ノ __ (二二つ二ノ __ | |
| /⌒\** | |
| .ゝ二二二ノ | |
| ググ(・∀・)レ!! | |
|_____________________________|/
ググレカレー [google curry]
(発売 2006〜)
https://jp.mathworks.com/discovery/fpga.html ぷっ
自分で使用してる内容は語れないってことか
恥ずかしくてw
ただの趣味レベルで高速が必須でも何でもないことにしか使ってないんだろうw それでもいいだろ別に。
マイコンでアセンブラ駆使してタイミング合わせるより
FPGAでやったほうが簡単だしな。 >>242
例えばSDHと言う技術が有ったりする
ネットワーク全体でクロックが同期している必要がある 求人票見ててもFPGAの案件は本当に多い
需要あるしこれできれば食いっぱぐれは無いよ 安っい案件しかないよ。
600万くらいでいいならどうぞ。 確かにオレ様を、年収350万で派遣で働かさせる日立とかルネサスとか色々とお断りすると、食いっぱぐれるぞ!
おまえら、低賃金でFPGAなんて止めて、他の業界行った方がいいよ FPGA技術を極めると半導体設計も出来るから、派遣先でおれ様設計のHDLを、ルネサス小平勤務の日立ICSを下請けで使うのが面倒だから逃げてきたり、フローディアのメモリIPコントローラはつくったな
でも派遣で年収450万円だった
はらたいらは負け 使い潰されて精神病んで
場末の掲示板で管を巻くようになる
怖い業界だということは分かった ありさかせんせーオハヨーございます!(^p^)
くさってないで、FPGAノウハウを活かしたベンチャー起業しましょうよー ありさかせんせいのばやい、下手に派遣待遇でだんぴんぐしてないで
ちゃんと元受けとして受注すればそれだけで済む話のような気もしますが、
折角ですし起業のネタになりそうなハナシを挙げますと、
ドラレコっていまはカードとかに保存する方法が主流だと思うんですが
メモリーカードの故障で肝心の録画に失敗しているという例がある様なんですよね。
そこで、動画情報をハードウェア的に圧縮して、複数のメディアにローカルに保存するほか
ネット経由でもサーバにためておくサービスを確立するとFPGA市場はぐわっと広がりそうな気がしますた。
まぁこれはFPGAよりもASICのほうが適した話かもですが; 技能や労働力のダンピングは
他のぎじつしゃ・労働者の迷惑にもなるので
早急にあらためていただきたい><; たしかに、自慢じゃないがぼくには無理ですなぁ。
FPGAのぎじつ力・開発力なんぞぼくには無いしな! 仕様に基づいて、実装を考えるのはスキルによるところが大きいが、
スキルは勉強することで身につけられる人が少なくない。
スキルはともかく、仕様や企画ができる人はセンスによるところが大きくて
これは本人の努力だけでなくて、天性に依存する。
質を数で補いやすいのは前者、数を集めても質は高められないのが後者。
企業で給与が高くなるのは後者。 >>256
両方できると給料低いまま酷使させる伝説の商社マソ センスもスキルもあっても、上がるのを待ってるだけの人にお金をまわすようなお人よしはめったにいないだろなあ。
「酷使」の定義が「報酬に見合わない過大な労力が求められる」としたら、縁切りして、労力に見合う報酬を出す人と組まないと。 初心者ですが、VHDLとVerilogHDLはどちらを覚えるほうがおすすめですか? いずれOpenCoresとかでライブラリをカリパクして
両刀使いに成り果てるんだぁ >>258
円切りして、年収2000万円ヨメツキ一戸建てを支給する会社もしくは、まともなプロジェクトマネージャを求む
って、伝説の商社マンに言うとブチ切れてあいつ不要 嫁つき一戸建てに添付される嫁さんの心情を慮るこころの知能指数を伸ばす機会はなかったんかね・・・
と言って舌の根も乾かぬ間にこんなことを言う俺様も大概だが、
これから外国語習得する覚悟があるのならばだけど
チャイナとか、ロシア外務省に打診されてみてはいかがか?
どちらかというとキューバあたりがおすすめだが(^p^)
ぎじゅちゅりょくを磨けば バラ色の人生、というケースモデルになってくれると
これからも若い子が頑張って勉強してくれるのかもなぁ、と。 HDLすら書けない奴にオレ様と会話する権利はない。 ハードウェア記述言語の解説本は昔一冊買いはしたんだが 結局一度も読まぬまま積んだっきりやな;(^p^;
しかし けとーなコードコピペして見栄を張ろうかと思ってググったら
コレステロールばかりがずらーっと並んでワロス(^w^) >>266
あいつ、符号つき演算だけ急にダメになるの。 >>269
HDLすら書けない奴にオレ様と会話する権利はない。 >>268
VDHL の符号つきかけ算の8ビット
を記述してごらん
その上でverilog2001記述して
ごらん
書けてもかけなくとも、伝説の商社マンを裁判で訴えてあげるから安心しろ これすら、自分で書けないのに「記述が悪い」と言ってくる奴は、典型的な自己愛性人格障害。 まぁ
8ビットのかけ算回路のHDLすら書けない人間にFPGAの仕事をするのは難しいということで 掛け算回路を自分で書いちゃうような生産性の低い人間はダメだよな。 ルネサスの精神障害の連中はFPGAに関わるなよ。邪魔だろ あるミュージシャンがトラックと衝突事故でお亡くなりになったそうだが、異世界TS転生はできただろうか… >>276
MATLABから部下を使って生成するんですか?www 適当な教科書とVivadoという無料開発環境でボード無しでも一通り学習できますか? HDL 書いてコンパイルしてみるまでは出来るけどどれだけ意味があるのか。
仕事ならボード買ってもらえ。
趣味なら他のメーカー薦める。 vivadoのシミュレータつかいずらいからなあ
modelsimがつかえるquartusがいい
microsemiとかもmodelsim
だt >>283
IntelOEMのmodelsimにvivadoでコンパイルしたライブラリ入れれば遅いけど使えるけど Quartus2 の古いバージョンは
どこからダウンロードできるのでしょうか?
ACEXとか使う必要があってかなり古いバージョンでないと
対応してないみたいなんだけど >>288
intelのサイトにないものはもうダウンロードできないよ
知り合いから貰うか雑誌の付録に付いてたCDを探すしかない >>290
ダウンロードもできないって酷い(T_T)
古いデバイスとうすんのよ
減るもんじゃないんだしダウンロードくらいさせてよ…
ビルゲイツケチだわ >>291
intelとビルゲイツにどんな関係が? >>293
スミマセン
スティーブジョブズの間違いです プロ野球選手が死亡したニュースはいいね
スカッとする Quartus2は最近11を手に入れたな。9しか持ってなかったので助かった。
Download止めちゃうよーって時に13までしか保尊してなかったらCycloneの仕事が発動した(在庫がたくさんあったので) 弊社以外にもまだCyclone使ってる所あるんだなあ
製造中止前に大量に買ったけど残りは200個ぐらい
これも今年度中には全部無くなりそうだ >>299
Cycloneが1000個、Cyclone3が500個くらい有るw ZYNQってVivadoでPL側のプログラム書き込んだだけで動きますか?
PS側も何かしら書かないと起動しないとかありますか >>302
ロジックだけで動くけど、PS 側からコンフィグしにくるみたいで、数秒で動かなくなる。
ARM止めればいいのかと思ったけど面倒になって使うのやめた。 >>302
クロック使わないロジックだけなら動くよ >>303
何言ってるんだ?
普通に独立して使えるが >>303,304,305
動くで良いんですかね…?ありがとうございます
とりあえずPL側で遊んでPS側は追々勉強します… >>307
ロジックだけならPSは無くても動くよ。
クロック使いたいならZYNQのIPからfclkもらうとか必要だけど。 え?市販のボードとかで遊ぶんでしょ?
ZYNQのIP使わないとPLにクロック供給できないやつなんて見たことない >>308
内臓クロックが使えないってことですかね?
Arty Z7なんですけど回路図見ると50MHzの発振器付いてるので大丈夫そうです >>310
arty z7のクロック系統見たら
PLのH16に125MHz供給されてるみたいだからそれ使えそうだね。 言っておくけど、PS側も内部PLL持ってるだけで、外部発振器で動いてるよ >>313
そうね。
>>310
arty使ったことないけど
zynqへのクロック入力は2こあるね。
PLだけで動かしたいなら125MHz使う。
PSも動かせばPLLで作ったFCLKも使える。
https://i.imgur.com/AvdFhvz.png 125MHz取り込んでL点滅できましたありがとうございます
電源入れ直すとリセットされちゃうんでFSBLとかいうの作らないといけないのが面倒ですね
PLだけならZYNQの方が良かったと反省してます… >>316
PLのみでLチカできて良かったね。
今はJTAGブートかな。
起動して毎回動かしたければFLASHかSDブートすればいいよ。
せっかくZYNQ使うなら
PSも動かしたほうが楽しいよ。 保守
教えてくれ、マイナンバーカードっていくらで売れるんだ? 細胞分別でFPGAエンジニアを募集しているが気をつけて 年収800万円以上出すなら働く事を検討してやってもいい ActelのFPGAツールのバグはやく治せや
PALTEKもマクニカも原因わからなくて、オレ様が突き止めたやろが 教えてくれ
筋肉は裏切らないと聞いたが、それなら脂肪たっぷりのおっぱいは裏切るのかどうか しかし
何時になったら不足や高止まりになってる値段は解消するんだ…
今、入手しやすそうなのと言うと
EfinixのTrion使えばいいんか? Gowinって「高云」って描くんだな
勉強になった Tang Nano 9K
ここから https://dl.sipeed.com/shareURL/TANG/Nano%209K/2_Schematic
Tang_Nano_9k_3672_Schematic.pdf をダウソして回路図上では
PIN3_IOT2A_BUTTON_S1_1V8 が S2 に繋がってて
PIN4_IOL5A_JTAG_SEL_S2_1V8 が S1 に繋がってて
実際の部品どうなんだろうと確認したらやっぱり回路図通りだったので
ピンというかタグの名称の方の S1 と S2 が紛らわしいのでやめて欲しい 接続リストで未使用のものは何も描かないのが良いのでしょうか?
それとも適当に割り当ててプルアップやプルダウンしても大丈夫でしょうか?
後者だと消費電力無駄になります?
前者だと入力開放したままで壊れたりはしませんか?
そもそもどこにも繋がないなら問題無し? LUT足りてるなら好きにすれば
無駄なことはしない方が吉 未使用ピンをプルアップするとかのグローバル設定が出来た気がする。 なるほどね
ところでうんことうんちはどう違うんだ? VCU118ほどの大容量が本当に必要なのか裏付けを取らないまま、勝手に動いたのはX社の自己責任だから自分で尻を吹け
あと、TEDは子会社だからと寸法すら提示できずにオレ様に文句を言っていたが、文句があるなら持株会社に言え。本当にウザイ。それでも商社か
更に、マクニカ。Linux件をこのスレに書いても良いが、営業も技術も顧客要望にこたえられないことを認識しているだろうが、
全ての原因は伝説の商社マンに関わったのが悪い。 >>342
「おまえをFPGA業界にいられなくしてやる」
と言っていたんだから、これぐらいかいてもいいだろ
あと、伝説の商社マン俺に追い出しをかけるまでの数日分録音を聞きたいキチガイがいたら聞かせてやろう オレ様の技術力問題ではなく、PALTEKに執着した田島君の問題
あと、Microsemiのツールの問題
これで、オレ様より給与高いとか、笑えるわ 伝説の商社マンさすがッスネ
743 名無しさん[sage] 2023/01/08(日) 19:22:42.34 ID:ocNcODoe0
おまえら
って、有坂は誰と闘っているのやら
744 名無しさん[] 2023/01/09(月) 10:39:38.44 ID:/QvAGSes0
>>743
ADHDのお前が、文脈から推測できないだけだろ。
田島総明クンによく似てるね。
745 名無しさん[sage] 2023/01/09(月) 16:19:54.87 ID:yFUjrTPX0
ADHDって有坂憲行が新しく覚えた言葉か?
新しい言葉って使いたくなるもんな FPGA業界にいられなくしてやるとか言ってたけど、具体的には何するの?
ルネサスエレクトロニクス_セカンドシーズン★4
https://lavender.5ch.net/test/read.cgi/company/1661632680/
私、1年ぐらいFPGAの仕事しない生活できているんですけど。
FPGA業界に技術者って必要ですか?
手配師の方々だけで、勝手にやっていれば宜しいのではないかと FPGA技術者に、年収400-500万円程度しか出せないなら、手配師が自分でHDL書けばええやん >>346
159 ありさか ◆olry0Lgx33ko [sage] 2023/01/09(月) 22:32:15.35 ID:0vh7Vf6p0
あと、マクニカがザイリンクス社長を接待して、川崎のソープランドから出てくるところを見たんだって
あれが一番受けた >>348
さすが、伝説の商社マンさん
辞めても陰湿さは世界一ですね! vivadoのtclでtkが動きません。
guiを作るうまい方法ないですか。
ウィンドウズです。 >>350
うごかんだろ
tclを採用したのは、田島総明さんがPALTEKにいる初期の頃にオレがいいなと思って採用したら米国が追従したと言ってたぞw
本当かどうかは知らんけどwww >>351
まあ、伝説の商社マン 田島総明 君に聞くと
「どうして商社に質問しないんだ?」
で、4時間説教が始まるけどw >>353
実際にやったら、代理店戦争を起こしたとかなんかごちゃごちゃ言い出して2カ月振り回されて、クソだからMicrosemiのツールの問題だとわざわざレポート上げてやったら、翌日職場を追い出しやがった。
当然、懲罰委員会にかけて、書いてきた反省文に
「技術力がない」
とか書いてあったが、技術力がないのは、伝説の商社マンを含む商社と半導体メーカーだろう。
技術力がない奴らは、切って別の奴らと取り替えた方がいいと思うぞ。俺は。
つまり、責任はオレ様には全くない。伝説の商社マンの言うとおりにやってやったら、あいつが勝手にはまったんだ。嫌なら人に頼まずHDL位自分で書けよ。オレ様より少なくとも技術力あるんだろ!!?? >>355
また、田島総明か。
いい加減飽きたよそれ。
FPGA業界で元PALTEKの彼の名前を知らない奴はモグリ
大変優秀なFPGA商社マンだよ 電子立国 日本の自叙伝 ①(新・石器時代 ~驚異の半導体産業~)1991
https://youtu.be/AaWE3-ZP8qY
電子立国 日本の自叙伝 ②(トランジスタの誕生)1991
https://youtu.be/hK0ts1kNbGo
NHK 電子立国 日本の自叙伝 第3回 石になった電気回路
https://youtu.be/j2NlMjobdsI
NHK 電子立国 日本の自叙伝 第4回 電卓戦争
https://youtu.be/tkA3pkMmukk >>360
NHK 電子立国 日本の自叙伝 第5回 8ミリ角のコンピューター https://youtu.be/yzuu63ie2ec
マイクロコンピュータの誕生を描く >>361
見てて思ったんだが
Intel4004 は4ビットの演算器だ
それを更にマイクロコード化して、1ビットの加減算を出来るようにして、サブルーチンでnビットの加減算を出来るようにすれば
世界で一番遅くて、世界で一番低消費電力な、スーパーマイクロプロセッサ が出来るんじゃ無いか。 >>362
できた
http://www.arismusen.com/
の
・1bit CPU 足し算のみ Rev0 2023-01-17 >>362
1bit単位で処理するCPUならRISC-V方面にServというのがあるよ
Xilinx Artix-7ならRISC-V RV32Iを130LUT 206FFで実装できるらしい
ttps://github.com/olofk/serv >>365
勉強になります!
少し寝ます(コロナ待機 >>365
まだ見てないけど、これASIC化すれば、μAオーダーのCPU出来るだろうね
周辺機器の消費電力どうするの問題があるが。 読売新聞の一面に、超高速飛翔体の画像伝送の記事があったが、これ国内で出来るところ、総力戦してもムリなんじゃ。技術失われ過ぎてて。
まぁ、年収2000万円ヨメツキ一戸建てを政府が支給すればやってあげてもいいがw >>368
超高速飛翔体のGPS補足技術は、10年ほど前に開発に携わった
ドップラーは、海中音響通信より酷いだろう
超狭帯域の低速通信で位置と速度を送信してそれを元にドップラーを推測して周波数を捕捉すればいけるんじゃね。
まぁ、海中音響通信のFPGA実装ができて、何でMicrosemiできねえのクスクゲラゲラして追い出した元P社の伝説の商社マン2名あいつらが、仕様書から設計書と実装と試験までやってくれるから、大丈夫だよ。安心して。
彼らはFPGAのプロで、新たな通信方式など朝飯前だから。
私は、技術力が無いとおっしゃっていらっしゃったので、その方が良いだろう。 FPGAメーカー や 商社に技術力がなくなって、営業力がなくなった事が根本的原因で、ありさかさん(?)はそれに振り回されただけなんじゃないかと。 高速なAI用プロセッサがどんどんでてきてるからお題にもよるけど
割に合うのは自動で論理組める特徴抽出くらいちゃうかな AIのネットワークなんて決まってんだから
動的に組み替える必要なんてないだろ。 >>374
15年ぐらい前から出来るけど。FPGA二台積んだ方が楽 >>376
楽なのはそうだが、面積限られてる製品で各社のハイエンドFPGAの能力が必要な時は2枚実装は金もかかり現実的じゃない
なのでパーシャルリコンフィグは必要 なんかネットに書いたら社内処分を受けたけど
ルネサススレからストーカーを続けて、オレ様のヤフオクのIDを割り出しその評価欄からヤフオクでトラブルが起こっていることを、FPGA商社Pの取締役レベルに伝え、その取締役に電話をかけさせ「ありさかさんヤフオクヤフオク」とか意味不明なことを言い出させたガスライティングを裏でやってた奴が会社巻き込んで何やってるん。だから何?バカなのシヌの?レベル。
------
>>372
・Gowin が googleが開発したブロック図言語 がAIによく使われているのだが、それがそのまま読み込んで実装できるらしい。試してないけど
・IntelがOpenAI を出して、日本の担当者が一人でためしているらしい。やる価値はあると思う。俺はやってないけど
・avnetが代理店としてTensorFlowの固定少数点実装のIPをだしているけど。TensorFlowはASICに実装されはじめたので、優位性が謎
・FPGAじゃないけど、パナソニックからスピンアウトしたベンチャーがAIの組み込みむけASICを発表した。そろそろサンプル出荷してるはず
問題点は、日本にAIの奥底まで分解できるエンジニアが皆無なこと
俺もできない
予算がたんまりあるなら、フィックスターズさんに丸投げがいいと思うけど、どこまでできるのか謎
私の見解は以上だけど、皆さんの見解を知りたい。 文章がまとまっておらず非常に読みづらい所からして、貴方にたいしたスキルはない スルー力なさすぎて最高に笑わせてくれて、ありがとう
これが伝説 >>379
お前って、設計書書けない上に他人が書いた設計書すらまともに読んで理解できないと思うんだが。その辺どうよ まあありさかというやつの言動を見ればまともじゃないことは分かる
スルーするのが吉よ 何一つ役立つ情報書き込めない奴は来なくていいよ。
仕事でも何一つ役立たなかったんだろうし。 >>390
おまえ、役にたつ情報書いてないだろ。来なくて良いよ では、何一つ役立つ情報を提供できない商社とメーカーと伝説のパワハラマンは必要ないので
あとFPGA業界よろしく そのうち秋月で売ってる様な8ビットマイコンにも
周辺機能の一部としてこじんまりとプログラマブルゲートアレイが
搭載されていくのかと思ってたが、そういう意味でではなかなか普及しませんなぁ・・・ ピンのマルチプレクサみたいなやつ止まりだろう
PSoCみたいに唯一無二に依存しすぎるのもあれだし
特有のIPに依存は危険を孕む
楽だけど裏腹
まあメーカーはそれを狙うんだけどね
世間は囲い込みと言ってw コンセプト的に近いのが無印tang nanoくらい……? スパルタン6ってサムスン製造なのか
だからLT2年とか
TSMCでの7シリーズは今年中ごろ
でてくるらしい
しかし最大25パーの値上げだって
うへえ 小口には売らない宣言してる大手半導体メーカーもあるから売ってくれるだけマシ >>399
直で売ってくれるのか?
Digikey 経由とかなら同じだろ。 FPGAはオワコン
っていうかハード系の開発全般がオワコン
時代のトレンドはハードから旧来のソフトへ、そしてAIへ
日本の電機メーカーで全部自前スタイルがことごとく失敗してから10年たった
やっぱ日本人は経営とか商品企画とか上流が壊滅的に出来ないよね
無能しかいない
日本人の能力はどーーーーでもいい回路にネチネチネチネチネチネチ莫大な工数かけて作り込むとか、下流でこそ活きるんだよ
はじめから上流は外国人で固めて日本人は下流に専念してりゃここまで堕ちなかった トレンドでイケイケでお金がじゃんじゃん入らないのはオワコンなのか。くさいな。 FPGAもプリント基板屋もいなくなったな
わざわざハードを買い替える時代は終わったのと日本の会社に仕事を委託しなくなった
おれも仕事で依頼してるのは中国、台湾の3流の安いとこよ
技術はガチ素人なんだが、何かにつけてうちから金を引っ張っぱれてるからビジネス能力は日本人より上なんだろ >>405
低賃金だからいなくなっただけ。
国内で両方出来るところは、私が昔いた日本サーキット
ただ、あそこも基板製造と実装は外注のファブレス
それ以外に出来るところをおしえてくれw それはあなたの主観に過ぎない
現実はハードを必要とする事業が日本から消えたから
そして有識者の予測ではもう復活しない
アメリカ、中国の力が大き過ぎるが、日本は対抗するどころかGDPも人口も減らし続けている
日本はアメリカ中国の成果物のユーザーにしかなれない 国内需要で食っていけなくなったら海外市場を目指すべきなのに
あろうことか利益率を求めてサービス業を目指し始めた
自動車はうまくやったが電機はもう製造業じゃない そんなメタな話はよそでやってくれ
これからRISC-Vはソフトコアの主流に食い込んでくる? 自動車は電動化で勢力変わるよ
少なくとも自動運転は既に負け確
日本の大手は海外大手どころかベンチャーにすら追いつけないほど差をつけられてる
色んな記事でも言われてるように日本は生み出す側じゃなくてユーザー、サービス業メインで行くしかない
22年誕生の赤ちゃんは今の40歳の半分の人数
今後は少子化で働き手も買い手も居なくなり地方は無人化国力は更に下がるしでソフトの先端分野でも敗色濃厚
技術の仕事したかったら中国、台湾に移住だな
既に日本は詰んでる aiアクセラレータとしてのFPGAはも盛り上がらんのか? >>415
設計できるスキルがある奴が日本に皆無だから、盛り上がらないだろう 私は、技術派遣難民の告発からはじまった現代の奴隷施策による迫害に勝利しなければならない。
故に、著しい誹謗中傷には抗議し断固として闘う。 FPGAをAIで使うには演算器が全くもって少な過ぎ。 >>419
そのためTinyMLを勉強中だが、勉強したところで高収入にはなれないようなので、やる気がねえわ 数年前までは割と熱心に勉強していたけどカメラ画像を扱ったものなら
結局はsonyなどのcmosセンサーに内蔵されていくんだろうなと思ったらやる気なくなったわ 社畜と言うことばは定着して久しいが
國畜という表現は全く聴かない
私に言わせれば9割以上の國民が國畜である
(オーマエ・ガ・イウナー) よく気がつきましたね、びっくりです。あなた天才ですね。 FPGAの仕事からは離れて今はPCBの回路設計してるけど、過去にFPGA開発しててホント良かったと思うよ
日本では10年くらい前で産業が壊滅して誰も居なくなったおかげでロストテクノロジーとして重宝がられてる
今からFPGAで食ってこうとする若者は日本には居ないけど、海外の2流SOCメーカーの設計がクソだから問い詰める為にも知見の需要はある >>19
中華半導体、EMIとか手の施しようがないレベルだったりするから量産品では危険 仕事無いか?ここ1年FPGAの仕事してない。転職活動をしたが、大手でも給与の著しく安い案件ばっかり オレも5年くらいしてないよ。
AI関係の開発なんて全然楽しくない。
仕事だから仕方ないけど。 まず出来る人材を人事も現場も見極められないのが問題だよな。下請けに出して技術わからない奴が多すぎ そこがスポーツと違うところ
スポーツは強くなった時の行き先が誰でもわかる
メジャーリーグとかオリンピックとかね
技術分野はあってもコンテストがあるくらいで、能力者が集まるような最終目的地が無い
ただ田舎に埋もれてるのみ
大会社だろうがそんなのを探せない
人材募集で受け身で待つしかないのだ
IT分野は六本木ヒルズに集まってそいつらだけでいろいろくっついてやり合ってるが
そこに集まるのが成功者でしかないからな 最近はメーカー内でFPGA内製していることが多いような気がする
数年前まではFPGAやっていなかったメーカーがいつの間にかFPGAやっていたことがちょくちょくあったから外に出る仕事が減っただけじゃね 求人が400-600程度で
いま580程度だから転職する気にならねえ
派遣時代は350-500
北海道から面談させて、引っ越し代出さないとか
人事に転職歴多いぞといったのに面談で断るところとか
そんなんばっか 年収500未満のところはFPGAなんぞ簡単なんだから、自分でやればいい。できなきゃ無能な会社
年収700万円以上出すなら、自分でFPGAできない無能な奴らのために仕事をしてやってもいい。 あと、リクルートエージェントは書類も相手に見せずに年齢で不採用通知を送ってきて失礼だからやめたほうがいい こないだ超特急でやってくれというから
2wの仕事500万でやってやった
美味しかった M電機で人工衛星でFPGAで無線の仕事断ってきたけど誰がやるんだろ。
散々焼畑やり尽くしたから、経験者この業界皆無なのに。
>>440
裏山
残るは、独立開業か 2nm世代の最先端半導体量産を実現する開発エンジニア(新技術/新材料/PDK/基本素子回路)
東京都千代田区またはアメリカニューヨーク州(Albany)
月給:27万1000円以上
完全週休2日制(土日、祝)
だってよ。チャレンジしてみては? >>442
半導体の前工程と後工程はわかるか?
この求人は後工程
HDL書いてるFPGA技術者が即転職して即戦力になるのは、前工程。 >>442
俺も見たけどHDL屋関係ないっぽいぞ
もっと上流工程の話 >>441
リクルートやDODAが自ら大手企業の採用を代行してて
スキルを一切見ずに、年齢や転職回数で足切りしている
リクルートに至っては、同時に自社で派遣の募集までかけてる。この給与では出来る奴が来ないだろう。
それで、人材がいないとわめいている。
この技術者を食い物にする社会が、日本が没落して抜け出せない根本的な原因
この状況を打破するにはどうしたらよいか >>443
前工程はドーピングとかエッチングだろ。
オレらは役に立たねぇよ。
そんなのプロセス屋に任せとけ。 H-3の失敗に関して
FPGAがノイズに弱いんでないの?
という素人説が出ていたな FPGA使うのなんてありえないみたいなトンチンカンな書き込みも多数あったな >>443
後行程はパッケージング
PDK/基本素子と言っているので、前行程とSoC設計の橋渡し役 宇宙線みたいな凶悪なノイズに対してはPICが存外に強いらしいですぜ 多数決とってるんだろ。
んで、カウパーが裏切って点火しなかった。 >>454
強いとする根拠が全く意味不明
まるで、日立製作所大甕事業所の品質管理が12年ぐらい前にワイが低賃金派遣されているときに文章化して正式文書としてあげてきた
「FPGA(SRAM/Flash共に)は、放射線耐性がないので今後はASICの使用のみとする」
ぐらい、意味不明。
アタマおかしい奴らマジで増えたわ。 細密になればなるほど、たとえばフリップフロップの電子の量に比べて
やってくる宇宙線の影響が無視できなくなって誤動作しやすい。
PICもそうだけど、昔のプロセッサは細密でもないので強い。
ということでは。
2002年ごろにNASAが、当時すでに時代遅れになっていた 8086 を
オークションで買ったという話があったけど、これも同じだったと思う。 火星探査機にMC68060とかいうのを見たような覚えが 微細プロセスは宇宙線や放射ノイズでビット反転することがある
FPGAは特に弱い
SRAMなんかはわりと強い
おそらくFPGAの2電源に何かあるんだと思っている
IF電源とコア電源の電源シーケンスとかがやられちゃってる気がする 日本のロケット産業がこのスレ住人以下レベルで終わってる >>457
「何言ってるの? 世界中のミサイルがFPGA使ってるよ!ロケットだってあたりまえだろ」
という書き込みを見るけど、本当なのかね。試作機は構わないけど
十数年どころか数十年後に発射しようと思ったらデータがすっ飛んでてロジックからっぽとかない?
PALみたいにヒューズを焼き切るあれはあれでよかったのかなと大昔を思い返してしまった >>456
テレ東で続報「第二段の点火命令はエンジン部までちゃんと届いて、さぁ!点火するぞ…あれ電源が弱くて火が付かナイヨ…(HAL9000風)」 ACRIでAgilexも触れるようになったな
やってみた人いる? >>466
例えばリミットスイッチをa接点配線し
それを物理的にバー倒して接点作動させて、信号的には常時閉b接点のように使う回路
普通は配線は現場がやるんだから図面上はa接点で記載しないと誤作動に繋がる
配線する人間はリミットスイッチのバーが常時どうなってるか理解しようがないからだ
ところがそれを図面上でb接点記載するのをデフォにしてるメーカーがあった
東芝だ
図面上には注釈でバーの状態が記載されてるのでわかる人にはどういうことを望んでるかはわかるし
そうしないとその接点使う次の回路を組むのに間違うからだ
が、配線させると間違う 常時動作の接点を回路図に表現するのに点線で書くというのは見たことがある
よう気がするけど実線は見たことないな。 FPGAも含め高密度の素子はtrとtfがmin5nsとか規定がある
それ以上波形が訛ると内部で発振するから
接点など入力する際はシュミット素子を介することになる
設計が素人レベルでもこのくらいはちゃんとやるでしょ はやぶさの開発の苦労話が非同期回路のバグだったのを覚えてるw
FPGAだったと思う >>471
え?コスト面から、押しボタンスイッチに並列して0.1uF入れて、FPGA内部でカウンタ設けてチャッタリング除去HDL構築位しかしないけどな >>473
手旗信号というかセマフォで、
・データを受け取りました
・データを受け取りましたを受信しました
・データを受け取りましたを受信しましたを確認しました
・おしまい
を組めばいいと思ってるんだが。どうなん 頻度にもよるけど、スイッチに並列に0.1uFとか入れたら接点寿命を縮めるよ。
100Ωぐらいを直列にしないと。 >>476
きちんと微少電流の金接点を選ぶとそうだと思う >>473
非同期、と一言で言っても、
その言葉を使う人によって意味するところが異なるからなぁ。
・ANDやORなどの組み合わせ回路で、クロックではなく
入力信号の変化でイベントドリブン的に出力が変化する非同期回路
・複数の同期回路が異なるクロックで駆動されており、
その回路間で信号受け渡しがあるというパターンの非同期
74シリーズなど汎用ロジックで組む極小規模なものを除いて
前者はHDL設計では使わないから、後者かな? >>478
ゲーテッドクロックを無理矢理使う場合は前者も使うかな 言葉の意味はよくわからんが あれか?
美人騎士をグーでポコポコいてこましてクッコロするのか?外道やな・・・(^p^; >>478
後者の意味で使ってる
流石にゲーテッドクロックは禁止されてると思う リップルカウンタ使ったり、SR-FFで作る順序回路も非同期に含まれるよな。
このFPGAの中身です、と言われて渡されたスケマチックがそんなのだったことがあるよ。 >>481
昔既存の基盤に載ってるFPGAのメインクロックを3/4の周波数にしてくれ
と言われて無理矢理やった
計算が面倒で二度とやりたくない 今のFPGAのイネーブル付きクロックバッファでのゲートなら積極的に使っても大丈夫だよね
>>482
そういうの自分も出会ったことある。
Quartusの回路図で記述されてて、カウンタの分周出力がFFのクロックに入ってた。
本人は同期回路だと主張してたよ。当時で60近いおじさんだったな~ カウンタのビット条件でリセット条件作るのにCRフィルタはどうやっていれるんだ?
意味がわからんてか?これだから若い奴はなあ。
カウンタはビットごとに遅延するから2つ以上のピンでリセット条件を作ったら、ヒゲが出るんだよ。
だからCRフィルタで取るの。OK?
ああそうか、一度外のピンに出してフィルタを通して戻せばいいのか。FPGAって案外不便なものなんだな。 >>485
クロックが規定内に担保されてて、STA記述が間違っておらず、かつFPGA合成ツールにバグがなく、AND/OR回路の後でFFを叩けば、出ない。
30年ぐらい前の話をしているのか?
まぁ言っていることはあってるけど。 >カウンタの分周出力がFFのクロックに入ってた
別にそこの部分だけは同期でいいやん
全体の同期だけが同期じゃない ここ8年位はXilinxで同期リセットで1クロック分のリセットだけど、それで問題は起きない。
最も問題は、パワハラでFPGA1年位触って無く、転職しようとすると給与が安い転職先ばかりで、もうニッポン終わりなんじゃないかと思うことだが。
なぜ自分でやらず、手配師ばかりになった? 伝説の商社マンが、クソな事を言っているようだが
お前とどこかの商社のマネージメント力の問題だろ。
全てお前の指示通りに動いてやった。
お前の指示が無ければ2週間で解決した問題だし
そもそもFPGAを使う必要が無い
いいアイディアはあったが、知財の横取りをする奴らの為には出してない。
それだけだ。 ChatGPT試してみたらverilogバリバリに書けるのな
(10bit幅でclkAで書き込みclkBで読み出しのFIFO書いてとか緩いオーダーでも)
しかも今のはGPT3.5で今年中にGPT5までバージョンアップすると言う
HDL屋と言うか全ての言語屋にとってこれは脅威だわ 評価を見定めてルールを決めないと導入できない日本企業にはそうやすやすと浸透しないとは思う
その結果、日本企業が今度こそ本当に終わる
個人的な予想です xilinxのFIFOジェネレーター使って同じことやってみてと書いたら
vivadoの使い方教えてくれた
何を入力してとかどのボタンをクリックしてとか
マニュアルやサポート要らなくなるかもしれん
>>498
そうなったらいっそ清々しいな >>497
何も脅威じゃない
脅威なのは、FPGA屋とかいいながら設計書もかけないHDLもかけず高給な方々 >>501
低賃金の上に二重派遣で半導体開発やらされて、それをネットで告発したら未だに誹謗中傷を続けるお前は何者? 業界の奴らのしていることが酷すぎて、カネもらわないと仕事する気になれない。 今はまだ前世の木を苦を取り戻していないけれど、これはきっと
外道な企業ばかりの非情な世界に転生したありさか先生が
穏当で優しい企業を立ち上げる物語なんだと思うよ(^p^) >>504
外道というのは、どこのことを言っているんだ? 私は時給1万円という格安価格でやってやる。企業を立ち上げたいのならば、まず金の払う奴を連れてこい。貴様それでも商社マンか? 時給一万円に適う仕事ができるというのなら
企業としては毎時二万円ぐらい儲かる事が出来るのだろうし
それが現実的で可能だという事を示す事業計画の資料をつくって
銀行にもって行ってプレゼンすれば、実現可能性が大きそうだと
思ってくれれば融資してくれるんじゃね?担保は必要かもだけど;
信用させるのが無駄な手間で自腹でした方が速い、と思うのなら自己資金でどぞー!!
ありさか先生ならきっとできる! がんばって!! >>507
お前が書いて銀行にもっていってプレゼンすればいいんじゃね。それが出来ないなら無能なんだろう。 そうです、能ある鷹は爪を隠すといいますが
ぼくは爪を持ってたら全力で自慢し、見せびらかすタイプのオタクなのです(^p^) ISE webpack 14.7にはFPGA内部のロジアナのようなツールは
無償でないのでしょうか? xilinxだとchipscope だな 無料だよ 高付加価値はインテルに負け、汎用品は中韓に負け、製造はTSMCに負けて解体解散
それが日本の半導体
分業、先鋭化せず全て自前に拘り、全て2流の器用貧乏で全て負けて解散解体 「FPGAがノイズに弱いって言ってる奴は分かってない」
いや弱いだろw FPGAってどういう製品に使われていますか。コンシューマー製品では無し? >>515
分かりやすい例は4Kテレビ
画像エンジンをいちいちASICで起こしてたら他者との新製品競争に負けるからFPGAを使ってるとこが多い >>516 うーーむ。
しかし、それで価格競争に勝てますか。FPGAだと高くなる気がするのだけどなあ
とは言っても国内のテレビメーカって2,3社か。すまん、ちょっと興味があったもので。 >>516
TVの開発してるけど聞いたことないな。
余程の高級機ならあるのかな。クオリア的なやつ。
ご存知ならメーカー名とか教えて欲しい。 規格変更とかモデルチェンジの早い製品だから
ASIC起こす費用とFPGAのコスト比較したらそうなったんじゃないかな >>520
それってテレビかい?
ソニーの初期のBDレコーダに入ってるのは見たことあるけど。 >>522
正確には放送局用のモニタだね
テレビだと東芝がアジア向けのREGZAでノイズ除去回路をFPGAに仕込んでる HDMI入力と、USBのデバイス側がついてるやつを探してるのですが…
おすすめはありますでしょうか? SDRAMコントローラのverilogサンプルでおすすめありますか?
学習用に短いコードがいいのですが。
デザインウェーブマガジンの2009/1号の記事のサンプルはダウンロード出来ないみたいなので OpenCores 何故かユーザー登録出来ない
登録画面から先に進めないですね。
??? chatGPTでも生成してくれると思う
必要なら解説付きで >>520
>>516
マスモニに画像エンジンなんか必要ないだろ
見た目キレイに映し出す必要なんかないからさ
マスモニってのは放送局用の測定器だぜ FPGAかJetsonかで選択検討してる人とか居る?
正確なタイミング生成はロジックじゃないとどうしようもないけど,
計算部分限定で,価格度外視の少量オーダー生産ならFPGAより
CUDAで書いてしまうほうがよっぽど開発時間が短いと思うんだが. どんな演算させんのか知らんけど、今やってるお仕事は Zynq や。 >>515
オーディオ専業メーカーが出してる∑ΔのディスクリートDACではたいていFPGA使ってる
安いやつはAKMかESSのLSI DACチップで
高いやつは軒並みディスクリートDACでオリジナル色出そうとしてるっぽいな DDR3-SDRAMは遅いクロックでも動作するモードがあるんだね、知らなかった。
普通はGhz付近だけど、100mhzとかでも動かせるのか。
素人が設計する基板でも大容量のDDR3使えるかもしれないのか。
実際HDLで実装したことある人で、なにかポイントありましたらよろしくお願いします。 DDR2なんかもだけど最長CKが定義されていない品種があるように見える
そういうのなら定格から極端に外れたクロック周波数でも問題ないのかもしない
DDR2をマイコンにつないで読み書きできないかとか妄想している ダイナミックRAMだからある程度リフレッシュしないと消えるよ。 最長CKが定義されてないなら1Hzでもいいはずだよね。
それだとリフレッシュ足りなくね?
オートリフレッシュならクロック要らないのかな。 DDR3だとオートリフレッシュは8192回/64msecでコマンドを発行しないといけないみたい。
なので、ほとんどリフレッシュばっかしやってる感じ。
最低クロックが何故あるか?については
DDR3は外部クロックの入力を受けて、更に内部DLL(ディレイロックループ)で新たにクロックを作り出し
信号のスピードと信頼性を上げているみたいです。
なので遅いクロックでは内部のDLLが機能しないみたいですね。
初期化時にコマンドでこのDLLを切ると、遅いクロックでも動くようになるみたいです。
スリープ時はセルフリフレッシュ機能を使えば外部クロック無しでも自動でリフレッシュを続けてくれます。 データシートの読み方も知らないアホか。それとも揚げ足取り?
ある値の上限が未定義だからと言って別の値の制限を逸脱していいわけないだろ >>539
tRFCは容量が増えるにつれて増加するっぽいので
不必要に大容量なものを使うとリフレッシュ時間も無駄に伸びるね
個人的には電圧の方が・・・ >>541
電圧が低いから、信号ラインの配置が難しいってこと?
電圧に対応したFPGAの選択肢がないとかですか。 基板起こすの?最近のDDRメモリってBGAがほとんどだよね
動画でBGAの手ハンダとかあるけど
恐ろしいw >>542
各メモリ規格の標準電圧って大体決まっているし
システムの電源電圧から外れたものは使いにくくない? DDR2メモリなんて1mmピッチじゃなくて0.8mmピッチで足数も多い訳じゃない?
使いたいってなら
FPGA側だって256ballとか1mmピッチの484ballとか予定するだろうし
I/Oバンクにも余裕あるだろうからコアとDDR2(SSTL1.8)と他に2.5Vか3.3Vで3電源とか4電源は覚悟してるよな?ちがうん?? そっかー足元見てなかった。
DDR3って1.5Vですね、DDR2なら1.8Vならまだ直接つなげるかな
電源は3.3、2.5、1.8とか、もちろん必要なものはすべて載せるつもりです。
BGA400ball 0.8ピッチくらいなら家でできます。
6層基板も安くなってきてるから、やってみたいですね。
無理せず
コントローラ内蔵したもの使うのがベストかな。 >>534の書き方からして比較的ライトなシステム(電源が何種類もある気合の入ったシステムではなく)でも
外付けDRAMを低速で動かせば帯域は犠牲になるが大容量の記憶領域を実現できるのでは?
って話だと思っている >>547
そのつもりだったけど、DDR3を1.5Vで動かすために部品点数増えてしまい高価になるなら
コントローラ付きのFPGAかCPU使ったほうが結局安くて遥かに性能がいいわけで
正確にコスト計算したわけでは無いですけど 無駄かな?と考えが変化しました。
おっしゃる通りライトな構成でDDR3をドライブできればいいなとは思ってる。 >>548
メモリ容量、そんなに必要?
低速でいいなら大量にデータを扱うとは思えず、擬似SRAMで十分な印象がした >>534
>遅いクロック
>100mhzとか
横レスだが、
現役でやっていたのが90年代末頃までだから化石脳なのかもしれないが、
今は素人設計の基板でもLSI(FPGA)とDRAMチップとを100MHzで結んで安定動作できる時代になったのか?!
俺の頃は100MHzなんて結構難しかったのでね
https://www.cqpub.co.jp/interface/sample/200903/if03_182.pdf
https://edn.itmedia.co.jp/edn/articles/1510/09/news012.html >>549
代表的な用途だとフレームバッファとかじゃね
というか疑似SRAMは高くね? >>546
趣味でDDR3を作るのが目的なの?
DDR1までならコア自作もあったけど、DDR2からハードIP内蔵が普通になって作らなくなったな。 >>551
いまどき100MHzでフレームバファにするか?VGAではあるまいし >>553
むしろそれなりの液晶パネルを駆動するのにフレームバッファなしでどうするんだ?
PSP液晶クラスだってVRAMは搭載されていないしコントローラが面倒見てやる必要があるだろ >>551
擬似SRAMって中身はDRAM、SRAM程高くない。
他にはQSPIを4バラにしても良さそうな
DDR3を低速では一見良さげなアイデアだが、線路長バラバラに作ってキャリブレーションとかちゃんと働くのかな? >>554
それなりの液晶パネルって何処から出て来たの?
質問者の後だし? >>553
FHD 30fps でピクセルクロックは74.25MHz。
4Kとかやりたいのかな? >>557
30fpsで受けられるディスプレイってあんまり出回ってない。
60fpsで出さないとダメ >>550
今はフリーのCADだって等長配線機能があるし
4層基板だって素人には手に出ないほどの値段ではない
厳密でなくてもよいなら配線長も特性インピーダンスの管理も可能
GHzオシロを所有するのは厳しくてもレンタルなら現実的だろうし
使えるツールの差はかなりあるのでは
>>555
汎用のDRAMと比べたら割高じゃね?SPI/QSPなSRAMも同様では
>線路長バラバラ
フリーのKiCADにすら等長配線機能があるご時世なんだが >>559
頭悪いな。CADに等長配線機能があるのは当たり前。その先の話をしているのが分からんの?
いい?質問者は6層基板で作りたいと言っているが、低層基板になればなるほど導体幅は広くなり、配線エリアが圧迫され、ミアンダもまともに出来るか怪しくなってくる。
まぁこれは「基板をデカくする」という力業で解決可能だがダサいな(死語w)
その上でライト/リードレベリングがちゃんと働くか?という問題も出てくる。高速信号向けに作られているから効かなそう。
さらに、100MHzではDLL無効で動作させるしかなく、ODTも効かないしマイクロンも保証しない。
デバイスなんざ想定領域で性能発揮する様に作られているから、それを外すと色々と問題が発生する。
だからお薦めしかねるのが俺のスタンス 保証?お前は何を言っているんだ?
FPGAにメモリを繋いでうまく動かないからってメモリメーカーが保証してくれるケースってどのくらいあるんだろうね
本来はパソコンやサーバにつなぐものだし仮に定格動作であってもお前の基板orチップが悪いでFAになりそうだが 0.8mmピッチBGA細けえな…と思うけど
eMMC153ballの0.5mmピッチはしねばいいのに…とか思った
貼り変えできたけど!できたけど!
>>550
まぁ等長配線とインピーダンス管理メンドイよな >>561
> FPGAにメモリを繋いでうまく動かない
そら、おまいの腕が悪いんだw とりあえず評価ボードとか信頼出来る基板で試すべきだね。 リフレッシュサイクルあるのに動作クロックだけ遅くてもなww >>543
BGAをコテで手半田するわきゃねーだろが
温度計見ながらホットプレート使うんだよホットプレート
リフローなくても安いホットプレートで十分 ただし,はんだづけ専用な 料理には使うな
チップ部品とかもステンシルも発注してクリームはんだでホットプレート使う
チップ部品のはんだ付けは一瞬だ
てか情弱か? ごめんX線でチェックしてくれるとこしか
使ったこと無いんだ >>539
使い方によってはリフレッシュは不要。
リフレッシュサイクル規定が8192回/64msecというのを例にとると、
仮にそのDRAMチップの全ページ数(Rowアドレス数)が8192個だとすれば
要はあるアドレスのデータを保持し続けるには64msecごとに最低1回は
リフレッシュ(=電荷の再注入)が必要と言っているのと同じだから、
逆に言えば、書き込み後64msec以内に必ず読み出すような制御を行うのなら
リフレッシュは必要無いという話になる。
※数値については一例なので、個々のDRAM仕様書を要確認 >>538
オートリフレッシュの何が「オート」かと言うと、
リフレッシュするアドレスをDRAM自身が覚えていて
外部から指定しなくても自動でインクリメントしていってくれる、
そういう意味でのオートだよ。
DRAMにクロックが入力されて動作している状態において
オートリフレッシュコマンドを発行することで実される。 FPGAとパソコン間を高速に通信するのにどんな方法があるかな?
1.FPGA←→UART←→USBシリアルアダプタ←→PC
シンプルで難易度も高くないが遅い。SPIにすれば多少改善するが要専用ドライバ
2.FPGA←→USBマイコン(Ethernetマイコン)←→PC
難易度は低いほうだがUSBマイコンが必要。特に速い規格に対応したマイコンは選択肢があまりなく入手性もよくない
3.FPGA←→USB PHY(Ethernet PHY)←→PC
複雑なプロトコルやハンドシェイクを記述できる気がしない
とりあえずこのくらいしか思いつかない。ググっても見当たらないし
3で行くならLUT効率が悪くともソフトコアを利用する方が無難かな?どんなのが適しているのかわからないけど USB-UARTで3Mくらいまで行けるよ
デバイス選ぶけど。
あと、PC側で仮想COM使わずデバイスdll呼ぶ。
こないだこれでniosとつないだ。
crcチェックしてフレーム落ちなし。 「高速に」じゃなくて、仕様を書こうよ。何Mbps必要とか、デバイスドライバは書けるのかとかさ。
FPGAならSATAでもHDMIでも何でも作れるんだから。 FPGA+EZ-USB FX3が最強。上り下りとも370Mbps出る。
バイト換算で45MByte/sくらい出る。
PCI Expressは付けはずしが面倒だけどUSBなら楽。 高速だとPC側がむずいな
汎用でOSSのがあるといいけど >速度
最低USB HS、できればGbE
Ethernetならデバドラ不要かつ絶縁されている点も〇
速ければ速いほどいいけど10GbEやUSB 10Gbpsとかになってくると
配線も大変そうだし廉価なFPGAでは難しそうな気もしてくる
>デバドラ
デバドラは書き方がわからないし、仮に書けたとしても実用に
耐えうるかわからないので汎用ドライバで何とかしたい >>576
>最低USB HS、できればGbE
そうじゃなくて、必要な転送速度を書けっての。
USB HS で 20Mbps でもいいんか? 難易度からしてここでちょっと言ったくらいじゃ無理だろ
メーカー製のDAQシステム買えば?
NIかミッシュあたりの >>576
FT232HをSYNC 245 FIFOモードをお薦め。
先にGbEだが、それするにはMAC IPをインプリしてPHYデバイスを接続しないとダメ。さらにソフトCPUを載せるかSoCなFPGAにしてTCP/IPスタックを載せないとダメ。メンドイ
別案、例えば「i.Core STM32MP15」というSODIMM型のモジュールがある。イーサは100Baseだが、USBは HS。でもアプリは載せないといけない。
んな面倒な事するならFT232Hが簡単。FPGAとの接続は10本繋ぐだけ。FT232HにFWは不要でPC側から制御するだけ 例えばEthernetをFPGAに載せた場合どのくらいの規模のFPGAが要るんだろ?RISC-Vよりは小さいかな?
全入り目指すとMAC IC繋げた方がマシになりそうなので100-TX/1000-Tのみコリジョン対応なしとかの
実用上差し支えない程度の簡易実装前提で
>>578
いくらか判らなかったけど数十$程度ではすまなそう
>>579
ぶっちゃけ、うちの会社の設備でFDTIを使っているんだが時々見失ってUSBケーブルを抜き差しする羽目になるので
良い印象がない。専用のデバドラが必要なのもデバドラの切れ目が縁の切れ目になりやすく減点ポイント
GbEはEthernetだけ(IP以上は実装しない)実装すればそこまで大事にならないんじゃないかと考えていたけど
WindowsでEthernetフレームを送信できない?っぽいのが問題になりそう。回避策がないか調査中
>i.Core STM32MP15
値段不明だったけどいいお値段しそう。これ買うくらいならWCHのマイコン(GbE MAC内蔵品あり)でも使った方がマシな気も 昔過ぎて忘れてるけど
IPフレームのみで通信するとなると低レベルのAPIで通信しないと出来なかったような。
WindousソケットAPIでROWソケット使えばIPフレームでパケット作れたかもしれないけど (うろ覚え)
FPGA側ではTCP使わないにしてもIPパケットフレームの処理だけじゃダメでARPパケットでまず相手のIPアドレスとMACアドレスを紐付けしないとだめだし
ロジックは複雑になるかも。 arpは別のマイコンからでも返事させればfpgaは通信に特化出来そうな気がする >>580
> どのくらいの規模のFPGAが要るんだろ?
www.latticesemi.com/ja-JP/Products/DesignSoftwareAndIP/IntellectualProperty/IPCore/IPCores01/TriSpeedEthernetMAC
その前に有償IP買う金、あるの? それともオープンソースにするの?
www.hindawi.com/journals/ijrc/2023/9222318/tab1/
> 時々見失ってUSBケーブルを抜き差しする羽目に
安物ケーブルとか、コネクタの問題を言われてもなぁ〜
GbEとか贅沢言わず、SPI接続の10Baseならモジュールを載せるだけなんだが…
strawberry-linux.com/catalog/items?code=15035
まずは自分の実力と相談するのが先じゃない? 以上をまとめると正解はこれ
ESP32-C6-MINI-1-N4
通信規格 WiFi 802.11ax 5Gに引けを取らない通信速度。
FPGAと極めて単純に接続できるし、PC側ドライバ開発不要
かつ、低コスト、高信頼シリーズ。基板パターンも単純明快。
コネクタケーブルさえも・・・・不要
開発スピード、通信速度、コスパ、これ以上のものは無い!
たぶんw PC側はサーバー立てないと使えないよね?
PUSH通知するならhttpじゃだめでsocket通信が必要だから結構面倒くさいよ。 >>584
最大640Mbpsでデータ転送出来そうやな。
いいやんこれ、WiFiモジュールの発送は無かったわ >>584
なんだ。150Mbpsじゃないか。
100MのLAN程度ってことでUSB2.0にも負ける速さだな。
ESP32でデータ処理してるならもっと遅くなる。 >>587
ええんよ、質問者のスキルからしてこの位のやつが >>588
それは質問者が決める事であって回答者が決める事ではなくね? >>589
なに使うかは質問者が決める そりゃそうだけど
自分で回答持ってるならそもそも質問してこないでしょ。
588のは提案してるだけだと思うけど。
それとあなたにではないが、否定だけじゃなくて代案を出してほしいものだね。
でなければ議論も出来ないし質問者も判断に困るでしょ。 >>589
そりゃ本人の意思は大事だが、それには既に「まずは自分の実力と相談するのが先」とアドバイス済。
実際、もし俺がやるなら>>572氏の回答一択だし、実際にやってる。
が、質問者はPCIeに無反応だし、MAC IPの使用量を尋ねるレベルのググレカスレベル。
実力が伴ってない自覚がないのが最大の問題かなぁ~😃 >>591
USB SuperSpeedが欲しい用途なのに「お前はFullSpeedで十分だ」と言われて
「ハイそうですか」って納得するのか?煽りたいだけにしか見えない >>590
C6ってどのくらい出るんだろうね
要求からすると未発売のC5が5GHz帯で2ストリーム以上行けるならワンチャンあるかな? >>592
本当にSuper Speedが必要性なのかな?
Full Speed で十分かもよ。 >>593
C6のデータシートでは最大150Mbps質問者目線からするとだめだな。
GbE、PCIe、USB3.0 からの選択かな 質問者は何Mbps必要って言ってんだっけ?分かってる? >>595
理論値150Mbpsだと実際にはその半分も出ないだろうな というかこの流れでPCIeを積極的に検討する理由ってある?
速度的にはUSBで代替可能で、接続可能PCはUSBより少なく、デバイスドライバもいる
USBでもデバイスドライバは問題になるがLANやSCSIに偽装すれば標準クラスドライバで行けないかな?
もっともUSBよりGbEの方が手間は少なそうだが >>592
あのさぁ〜〜「少年よ、大志を抱け!」はいいんだけど、気合だけでは作れないんだよ。
USB SuperSpeed? いいねぇ〜、これ↓作って見る?
www.macnica.co.jp/business/semiconductor/articles/intel/135366/
ここに出てくる System Level Solutions社とはインドの会社。トラブったら(いや必ずトラブるw)訛だらけのインド英語と電話会議。出来るの?
対外交渉も出来るスキルが無いと大志だけでは作れないんだよ、残念ながら。
アキラメロン >>598
PCIe x16 とかやれば早くなるだろ。 >>598
FPGAのPCIeデバドラはメーカがサンプルを提供してる。ちょっとカスタマイズ出来る実力があればいい。
中味的にはメモリ空間をガバッと開けているだけ。後はそこにレジスタとかバッファを置けばよく、通常のI/Oデバイスのややこしい操作も必要なく(メモリだから)、後はそのメモリ空間にアプリからアクセスするだけ。
FPGA側もハードIPだからライセンス費とか、外付けPHYも必要無し。BIOSとかPCの仕組みとかギガの伝送路が分かっていれば、実は一番簡単。
デメリットとしてはUSBやEthernetみたく、距離とPnPが出来ない事位だよ。 >>600
調べてないけど、16レーンもあるFPGAはすっごく高いと思うよ。
確かCyclone10とかArria10で1バンク4レーンがせいぜい。
それを4バンク束ねられれば16レーンになるけど、束ねられるのか?(知らんがな) PCIe はチャンネル毎に独立してるから
束ねるのは難しくないよ。 > アキラメロン
語弊ありすぎ(^-^;
(今は)アキラメロンに訂正
知識と経験を積み重ねれば作れる様になるよ。
何事も一足飛びには出来ないって事ね >>603
いや、その物理レベルじゃなくってさ、相手はハードIP。
ハードIPに束ねる仕組みが用意されているつうか、コンフィグ空間とか他のバンクと束ねられていると協調動作する仕組みはあるんだろうか?
やった事ある奴居たら教えろ!下さいw >601
>FPGAのPCIeデバドラはメーカがサンプルを提供してる。
XILINXのPCIeコアのはドライバはXILINXのVIDに固定されたバイナリでの提供であって、ソースでは提供してないぞ。
自分で作れって、ことだよ。
それに自分でデバドラ作るには署名したりいろいろ大変。どうすんの? >>601
PCI Expressスロットがあること前提で話をしている時点でかなりずれている
今やPCI Expressスロットを持たないPCなんて珍しくないんだし
Thunderbolt3あたりを前提とするならまだわかるが >>606
そんなに大変じゃないよ。
一度やってみな。 >>607
おまいには作れないからそこ心配するだけ時間のムダ
アキラメロン >>606
そりゃデバイスの選択ミスだな、知らんがなw
アルテラとマイクロセミのいずれかを選択しろ ChatGPTに聞いてみればいいよ
FPGAとパソコン間を高速に通信するのにどんな方法がありますか?って
それから更に条件を付けていけばそれなりに応えてくれるよ
知らんけど それにしても584氏のEPS32案は素晴らしいな。
実力が伴わない奴にはこれしかないどろう! ザイリンクスもな~
(わざと相手のレベルに合わせているのが分からんとはね…) そういや、去年の夏なら既に合併後だろ?> イッチよ 技術で勝てないと揚げ足取りかよ
技術大国日本はどこに行ったのやらw 中国 野良業者がDDR3やUSB3.0を使ったガジェットをバンバン開発・販売
日本 >>609みたいなのが跳梁跋扈し全力で足の引っ張り合い 日本は特許だ実用新案だと、企業が自分たちで国内開発を窮屈にしてコストかかるようにしたからな
そのくせ国際特許は疎かにするから、海外企業(主に中国)に全部取られておしまい 工学は不便を便利にする学問。不便なのは我慢すればいいんだみたいな論調の奴がでかい面していたら発展するわけがない むかしぷろぐらまというかコーダーの評価がコードの行数という恐ろしい会社があったらしく、
案の定ループを展開して冗長な行数を量産するクソスクリプトを組んで納品した奴が現れたそうだ。
どれほど強力・堅牢であろうと工学の成果が必ずしも有益だとも限らず
工学の持つポテンシャルを建設的な方向に制御する技術者倫理はなにげに重要なんだな、とおもた 今の会社のようにお金儲けだけを主軸にすると、そうなるよね。
やっぱり、客が求めるいいもの作ろうという心がなければ本質でいいものは出来ない。
話題のOpenAIも本当に役立つ使えるAIを作ろうが出発点だから、優秀な人材が有志で集まる。
莫大な報酬は自然とあとからついてくる
これが技術を志すものの理想。 設計製作会社にとっての客が求める良いものであっても
それを使うエンドユーザにとって良いものかどうかは別って場合が多いからね!しかたないね!
券売機を買う客は飲食店だが
その券売機を使うのは飲食店の客な訳で
その最後に使う客が「この券売機使いにくい!」「作ったメーカーが悪い」となっても
券売機の仕様を決めたのは飲食店側だし…ってなるww >>624
ソフト屋はリソースがあれば全部使いきろうとする人種、例え非効率なコードであろうと。
一方基板屋はミニマムコストで作る人種。どれだけ回路を小さくするかに邁進する。
では、FPGA屋は? GPL/LGPLの抜け道を探すような風潮からしてもうダメ
ライセンスの目的を完全に無視している >>624
>むかしぷろぐらまというかコーダーの評価がコードの行数という恐ろしい会社があったらしく、
それが恐ろしくないものであるためには、
「能力のある人が誠意をもって適切に書けば、実質的な仕事の量の評価は、行数で評価が可能である」
という前提があったからだし、
「能力のある人が誠意をもって適切に書けば」という肝心の部分をないがしろにしてしまったら破綻する。
今でも仕事にかかった(あるいは「かかる」)時間で見積もりをする、請求する、という習慣はあるけれど、
それもまた
「能力のある人が誠意をもって適切に従事すれば、実質的な仕事の量の評価は、かかった時間で評価が可能である」
という前提があるからだし、同じように
「能力のある人が誠意をもって適切に従事すれば」をないがしろにするなら、どうしようもないものになりうるよ。
わかりやすい見積もり根拠、請求根拠を求めるとこうなるのは仕方がない。
「能力のある人が誠意をもって適切に評価をするなら、実質的な仕事の量の評価は苦悶の末に適切にわかるだろう」
ということがむずかしく、
「能力のある人が誠意をもって適切に評価をする」を放棄せざるを得ないのだよな。 年収600万円以上のFPGAのお仕事どこですか?
年収350〜520万円程度で馬鹿に付き合いたくない。
大手企業ほど馬鹿ばっかりでもう。 「大手企業ほど馬鹿ばっかり」と思うのは、他人の能力を評価する能力が馬鹿だからじゃないですかね。
技術系であっても社会人って、自分の主たる仕事と同じぐらいに他人の能力を評価する能力も求められることが多いので
そこが欠落していると金銭的評価は高くなりにくいと思います。 大企業ほど馬鹿ばかりといったのは、派遣で短期で入れ替えを行って自社採用は新卒のみ。あの馬鹿どもと付き合いたくないからです。まぁおまえも馬鹿だろう。 年収600万円以上のFPGAのお仕事どこですか?
年収350〜520万円程度で >>633 のような馬鹿に付き合いたくない。 >>632
いや~ね~、そんな事も知らないおまいには無理じゃね?ビジネス感覚ゼロをさらけ出してるから
以下から日本のデザインパートナー会社を探し、その会社の求人情報を見ろ
www.intel.co.jp/content/www/jp/ja/partner/showcase/partner-directory/fpga-design-services.html
ただこんな簡単な事も出来ない馬鹿のおまいには…… ルネサス
日立
三菱
NEC
沖
これが、付き合いたくない大手企業だ INTELという会社には、有能な商社マン田島大先生がお勤めになられていたところだ。本人が言っていたから本当かは知らないけどな。 >>637
おまいも何も知らない馬鹿の一人かな。
いいか?その会社の担当者は製品を作るのが仕事。その製品のプロではあるが、そこに使うFPGAのプロでは無いんだよ。だから外注に出す、その道のプロのおまいにね。
無茶振りもするだろうし知識が欠ける面もあるだろう。それは仕方ない、製品の専門家であってFPGAなぞただの部品なんだから。
逆にそこをきっちり説明して納得させられず「あいつら馬鹿だ」と言うおまいのスキル、どうなの?
年収350~520万円程度で十分っしょ、きっちり説明出来ない馬鹿担当なんだから >>639
HDLすらできねえ無能のバカがわめいているぞ
無能の為に仕事をする必要は無い。
年収600万円以上求めるのは有能すぎ 説明しないと理解できない金も出せない馬鹿を相手にしたくないんだってw >>641
本当にビジネスを知らんのだな
出来た製品を保証するのは客、当然コード品質は気にする。
さて、説明も出来ない外注先の馬鹿担当。そんなコードを採用するか?そもそも善管注意義務を履行しているのか?説明責任は果たしているのか?つまり契約を守っているのか?
約束事を守れない外注先に用は無い。ビジネスは実績と信用と信頼で成り立つからね。
つまりおまいはクズだって事さ。
ちなみに俺はコードを書けるよ、普段はしないけど。なぜって外注が作ったバカコードを手直ししないといけない事があるからね。
しゃーないよ、そんな外注先を選定してしまったのは俺の責任なんだからorz
だからおまいみたいなクズは採用しない 社会の評価は技能x交渉力。+じゃなくてx。
馬鹿と付き合う能力=他人に説明して理解を得る能力
が欠けてるから低収入ということがわからんのですかね? 年収600万円希望の天才に、バカがわめいて相手にされていないというか無視されてておもろw >>642-643
は、無能
自分で無能な事がわからないから無能 コミュ障でも技能がそれを補うほど高いなら
能力なりに環境整えてくれる人はいるんですよ
そういう人に出会えてない時点で
あなたの能力は良くて人並みってことですよw すると、並のFPGA技術者ですら年収600万円稼げない世の中ってことか。
そりゃあ誰もやらなくて人が見つからないよね(笑)
おまえら、馬鹿だろw >>644
自分が有能だと思ってるんだ、年収350~520万円程度でしか評価されてないのに?w
まぁーここでブツクサ言ってないで、どこかに応募して採用面接に挑んでみな。自分の価値を客観的に評価してくれるから。
採用されたらまた報告においで >>649
え?馬鹿と面接する意味ないよね?
これだから馬鹿は。 雇ってもらえないなら自営でなんとかするしかないね。
面接行くよりコミュ力必要だけど。
せっかくFPGA能力あるのに無職はもったいないよ。 低収入のFPGAエンジニアにさらにリストラされた底辺が日本語ではなしても通じるわけがないだろ馬鹿 なんだ、リストラされた年収300万円未満の底辺が叫んでいるだけか 会社でも「自分は力があるのに、評価されていない」みたいな不満をこぼす人がいるけれど、ぼくが知っているかぎり、
そういうひとはたいてい、お客様や、仲間、上司とコミュニケーションが取れていない。
作業がうまくいかないときに、やってほしいことをちゃんと相手が言ってないからだ、みたいな言い方すらする。
誰かと一緒にものを作る仕事なら、技能だけで成立することはないのだし、組織で評価されるためには、コミュニケーションを
円滑にやろうとする能力も必要。
こういうのが日本特有のダメなところ、みたいな考え方をする人もいるけれど、アメリカでも、リモートをやめてオフィスで仕事をしろ、
みたいな回帰があるのは、コミュニケーションで仕事が成立してるからじゃないかな。
そういうことが煩わしいとか他人に対する媚だと嫌悪するのもありだけど、それなら、組織に就職せず、受託開発をするのでもなく、
自分で企画して自分で作って、自分で売ればいいと思うんだ。 まずは傾聴だな
相手の立場を考えて直ぐにジャッジせずにして相手の言葉を受け止めること
人の言葉を遮らないこと
そうやってお互いのセーフティゾーンを構築し
個人ではなくチームとしての
パフォーマンスを引き出すこと
無論困難だが組織人としては
必須の技能だ 馬鹿に説明しなきゃならないと考えている時点で
コミュ力欠如を他人のせいにしてる リストラされた年収300万円未満の底辺 が何か叫んでいるぞ ねんしゅう600まんえんすらだせないばかはあいてにしたくないってwww 額面年収600万円って
実際のところ月額諸々込みで30万円台後半+ボーナスやろ
単純労働力層やん >>662
そうだな、600万では安いな、俺には。 20代ならともかく30代で600万なら
もう転職考えるレベルだと思うのだけど いっていることに矛盾が生じ始めた。こいつらは相手にしない方がいい 少なくとも地方都市なら40歳以上でも600万円は中の上だと思う。
それで転職を考えねばならないとしたら、エンジニアの10人に6〜7人は転職を考えないといけなさそう。
あと、現場エンジニアである限り、それ以上年齢が上がっても報酬はなかなか上がらないし、
高い職能の技術者に留まるよりは、技術はそこそこでも有能な管理職になる方が収入は高くなると思う。
収入を中心に人生を設計するなら、そっちも考えないと。 おまえらが馬鹿だから相手にしない年収600万円以上の仕事はどこか?
といわれてるんだ 新卒LSIエンジニア200万だったので皆凄いなぁとしか RISC-VコアにPytorch特化NPU独自実装でぶら下げて生成AIがGTX系とワッパでいい勝負です、までできれば600万くらい稼げるかもね。知らんけど。 前に東芝の自称REGZAチップ設計者で
リストラされたて愚痴ってた人もいたよな 盛り上がってるな
年収600万円以上ならFPGAの仕事やってやってもいい
それ未満はお断りです
LSI設計で年収200万円はネタだろ。底辺で働いた方が給与高いし、最低賃金下回ってないか >年収600万円以上ならFPGAの仕事やってやってもいい
>それ未満はお断りです
「それ未満でも、喜んで」という人に仕事がいくのが市場経済の基本なんだけどな。
それ以前になんで「年収」なんだろう。有期雇用であっても、雇用という形の身分保障が欲しいのかな?
有期ではなく、定年までの就職を想定しているなら、今、就職の瞬間はFPGAの仕事が充てられるとしても
そのあとは、会社の動向や、あなたへの評価次第で、どんな仕事になるかはわからんし、それに応じて報酬も変わるよ。
FPGAの仕事に拘るなら、フリーランスとして仕事に対して見積もりして仕上げて検収もらってお金をもらう方が、
厳しくて、その分、自分の力量に応じた収入に繋がりやすいし、FPGA以外の仕事に配置転換されることもないと思うんだ。 科学というものは、じっせんすることがひつようだ。ねんしゅう600まんえんいじょうのひとの3ばいはたらいてけっかをだしたのに、1にんぶんいじょうのきゅうよにならないよのなかのばかはおかしいからしごとしない みんなばかなら平和だなw
世の中頭のいいひとばかりで疲れません? 見えない相手を罵り合う
そんなんで、いい製品創れてるのかいな・・・ おまえらmまっぴるまからヒマそうだな。ハローワークいけよ >>675-676
修士新卒額面18万の賞与無しなので216だね。少し安く言い過ぎた ふつうってどれぐらいの頻度なんだろう。ちんぽがもげることもふくめて。こわい。 >>689
ま、まじかよ
同性婚合法化が布石だったとは(がくぶる >>671
200万のはずねーだろがww
手取りで言ってるんじゃないよな >>687
なんで賞与なしなん?
賞与てないわずもがなの給与の一部だし
なしじゃ生活成り立たないなので月x17,x18が年収 >>693
年俸制の会社では賞与ないよ
中には年14ヶ月計算とかで賞与もどきを出す会社もあるけど >>693
何でと言われても氷河期だったからとしか。大卒17万、引率18万だった(額面)
転職して少し増えたけど今の会社も入社8年で賞与は無いですね(半導体不足 >>694
外資は年俸制でボーナスないとこ知ってるけど
>>695
その場合は月収が多いでしょ
年収200万ならコンビニバイトのほうがまし
大卒・院了の意味ねーじゃん >>696
> 大卒・院了の意味ねーじゃん
文系で大卒の価値認められてないとか、Fランで…(同文)
まぁね学歴なんぞ会社業績にカンケーねぇし、学費補填する義理もねぇーし、儲けさせてくれる社員が一番!!ってな冷たいところだからな、会社は なあ、おまいらの年収なんてどうでもいいわ
FPGAは手段であって、目的ではないからさ
得る報酬なんて仕事内容でいろいろだ。
FPGAでAI処理してりゃ別格だし、簡単なセンサー読むだけならそりゃ安いわ FPGAなんて人口が少ないだけで特別難しい高等技術って訳でもねーしな
問題はFPGAを使って何をやるかだな 日本って手段を目的化して評価されないなどと文句を言う奴が多いよな Astell&Kern、独自開発FPGA搭載のプレミアムライン「A&futura SE300」を6/17発売
https://news.kakaku.com/prdnews/cd=pc/ctcd=0130/id=131203/
フルディスクリート構成の「R-2R DAC」と、独自開発のFPGA(Field Programmable Gate Array)を搭載した、
プレミアムラインの新モデル。独自のFPGAを用いて最適化した設計により、デジタル信号をアルゴリズムで
「R-2R DAC」に中継する。これにより、ハードウェアとプログラムに合わせて緻密に設計された最も理想的な
OS(オーバーサンプリング)/NOS(ノンオーバーサンプリング)モードに対応するという。
価格は329,980円。 >>702
韓国メーカが既存FPGAに独自RTL載せただけでドヤ顔!ってだけじゃね? Vivadoについて質問すみません
WNS とTNSがマイナス値で赤く付いてるとだめって事で合ってますか? Zynq得意な方なら、基本給600万+ボーナス2~3ヶ月出せます(東京都) システム検討、仕様作成、回路設計、アートワーク、筐体設計、ロジック実装、armアプリケーション実装、デバッグ、安規取得、量産、客先サポート
これだけやって600万は激安じゃね?
自分で会社起こす方がいいw >>709
あ~、それに三年掛かりましたなら話は別 >>709
変な自分で仕事の出来ないアタマ悪い上司にこき使われないなら行くわ だってそれぐらい年収400万円位でやってたし
ただ、周りが無能ばかりで一人にやらせて責任押しつけて無謀な納期に間に合わず無能扱いする奴がいるなら、年収2000万円位でやってやんよ
オレ様プロだからな >システム検討、仕様作成、回路設計、アートワーク、筐体設計、ロジック実装、armアプリケーション実装、デバッグ、安規取得、量産、客先サポート
おー、それが仕事の大半って認識なんだな。
勤めをやめて会社を起こしたら、それ以外の仕事を誰かにやってもらわないといけなくなる。
技術はオレ、接待や資金繰りは上の人、って割り切って「今のオレの担当が仕事のほぼすべて」と自信をもって思えるのは楽だと思います。 >年収2000万円位でやってやんよ
殺人請負は違法だと思いますん >>713
> オレ様プロだからな
プロジェクトマネジメントが出来ない底辺のくせに、よ~ゆ~わ草 想像図
>>716
どうした
「システム検討、仕様作成、回路設計、アートワーク、筐体設計、ロジック実装、armアプリケーション実装、デバッグ、安規取得、量産、客先サポート」
すら出来ない無能の底辺よ
年収2000万円払ったらやってやんよ
自分で出来ないんだろ? >>718
ふむ、安規取得はやった事がないが安規対応設計して、後は下にお任せw
他は出来るしプロ管もモチok
さてここで問題
年収2000万と言うが、それなら人を4人雇える。2年目3年目の若手を雑用に付ければ5人かな。
一方はダウンしたりとんずらされたらポシャるワンマンプロジェクト。もう一方は1人ダウンしても残り4人で継続出来るチーム体制。
さて、顧客はどちらに依頼する?
てな訳で、おまいが仮に非常に優秀でも年収2000万と言った途端に価値ゼロ!
おまいを雇うとこは無いんよw 俺さまだってジンバブエドルで言えば月収二千万ぐらいはあると思うんだよぜ?しらんけど(^p^; どちらにしてもその5人も顧客もオレ様プロ年収2000万円要求よりは無脳だということはおまえが言ってるだろ。オレ様プロはバカとは付き合いたくないから年収2000万円要求しているのすらわからないとかもうねアボガド >>722
要求しても認められない
答えは既に出てんだよw だからな、オレ様はバカとは付き合いたくない
ただな、年収2000万円払ったら付き合ってやんよ シーサイドライン逆走事故で一技術者が書類送検される世の中
設計技術者にとってリスク高すぎよね あれなー でも3人もいて見抜けなかったのかな 全員現場猫?w >>725
インバータのI/Oを運転信号と(正転)/逆転のツーワイヤでやってるタイプって正にアレだよなw で安賃金で働かされている現場ネコだけが
責任取らされて書類送検 金を出してもらうには信用か運が必要で
各個人が自認している実力とか評価項目にもないのよね
お金出すからやってくださいという状況にならないと
400万ならヤダ2000万ならヤル
は成り立たんのよね >>731
おれもそう思うが、小奴には伝わらんねぇ~(^-^; >>734
おまいは貰えないよ!w
別な解析してやろう。
IQの平均は100。日本人は~もあるがここでは100とする。
さて「あいつらバカだ」が真ならIQは90位だろうか。
さて、IQが20違うと会話が困難になる。「バカだ」と感じるのもその為だろう。
するとおまいのIQは110と推定出来る。なかなか優秀ではないか、良かったな!
だがしかし、IQ110は4人に1人のごく普通な一般人。5人チームを作れば1人は居るレベルw
その程度に2000万払う企業は無い!
これがおまいの立ち位置だよ、アキラメロン >>736
言っただろ、IQが20違うと会話が困難になるってw
おまいは俺の言う事を理解出来ない。そして理解出来ないのは、相手がバカだと思い込むからだよ だからカネを出せないバカを相手にしているとFPGAの仕事してて不幸になる カネを出してもらっていない、みたいなことを言ってるけれど、
ふつうにまともな企業なら、業務に必要な人間性や才能、技術こみこみで相応の賃金になっていることは多いと思う。
FPGAの仕事で不幸になると思うなら、それを続けようとすることですすんで不幸になるよりも、幸せなるためにFPGAの仕事をやめたらいいのでは。
どんな仕事でも辛さはあるけれど、自分の他者からの評価、自分の力、収入などの折り合いをつけている人は多いのだし。 ふつうにまともな企業が、派遣で使い捨てカイロにしているのしか見えないよう >>740
ほんとバカだね!
日本人のIQの平均は105とか112。どの企業も110が普通なの IQが高いかどうかなんて無意味!圧倒的無意味!
社会、ましてや技術なんぞ、何を成したかだけが問われるのだぁ!(どど〜ん! 次スレのタイトル
「【IQと年収自慢】 XILINX/ALTERA/Lattice/Actel #31【スレチの集い】」
これでどうかな >>746
ワロタw
そろそろこのネタに飽きて来たし 誰か年収自慢してたか?
年収低いまま使い捨てカイロにしている日立や三菱では働いてやらねえが、年収2000万円持ってくるなら働いてやってもいいぞ。どうせおまえらには無理だろ。自分でヤレヤ。オレ様はプロだからな
が天ぷら 次スレのタイトル
「【IQと年収 妄想虚言】 XILINX/ALTERA/Lattice/Actel #31【井の中の蛙】」
これでどうかな >>749
スレタイもそろそろ変えようぜ
「【IQと年収 妄想虚言】 AMD/intel/Lattice/Microchip #31【井の中の蛙】」
これでどうかな >>748
根拠なく肯定・否定するのも失礼なので聞くけど
それだけ言うのなら、例えばどんな成果物を出したことがあるの?個人・企業問わず。 オレはメンサメンバーだったからIQ120以上だよ。
まあ、何の役にも立たんが。 年収2000万円すら出せないのに、おまえらうるせえぞ >>753
最新情報だと日本人平均112らしいから120では普通の人になっちまうな、この国では メンサなんて普通のやつらばっかりだからな
しかも更新料取られるし、入ってもいいことないぞ ごちゃごちゃ言わなきゃ年収600万円なのに、おまえらバカだろ。 メンサは130異常だろ
そして日本人の平均は30年ぐらい前 124だったんだが
112てorz どうもヒット商品でなく鳴ったと思ったらアホになってなのね日本人 平均年齢上がったらIQも下がるっしょ?
メンサのIQテストが何基準か知らんけど
IQマニアの馴れ合いグループなのは確か >>760
IQ100=米国人の平均
124が本当ならその30年の間に米国人が賢くなっただけかもよ
ただ、その間に日本はゆとり世代が進出したから、日本人がバカになった可能性も否定出来ないがw お馬鹿なプロジェクトマネージャーが高収入何だから、オレ様プロに年収2000万円出せない奴らはゴミなのは事実 2000万円はどうかとしても、遥かに難しい半導体設計に高給出せないとかニッポン終わった 私に年収600や2000万円を出せないFPGAの業界は既に終わったと言わざるを得ない。この日本産業の衰退を眺めるのは非常に愉快であるが同時にバカに対して憤りを感じる。 何ができるのか、どんなレベルか、一切書かないあたりで、察し Agilexの最高価格がDigikeyで1192万。すごいね
この規模になるとArmなんて、ダイ上のゴミに等しいんだろうな なにに使うんだろうね
AIアクセラレータとかASICのプロトタイプエミュレータとかかね 「FPGA業界にいられなくしてやる」といわれたんで、年収2000万円くれないと仕事しませーん 実装実務の現場仕事限定でも、職能と若さという武器があって300〜500万円(残業代こみ)ならある程度は仕事はあると思うのだけどな。
もっと高い報酬を求めるなら、よほど抜きんでた人でもない限りは、実装実務から離れて管理の方にまわらないと。 >>776
そんな低収入でFPGAの仕事何ぞやる奴はいねえから、お前がやればよくね?優秀なんだろ? やる奴はいない、ではなくて、実態の話だし。 ぼくはそれをしなくても、仕事があるしね。
ぼくが言いたかったのは、実装実務の現場仕事だとよほど優秀でないと収入は伸びないから、
高い収入を望むなら、管理職を目指した行動をするべき、ってことだよ。 >>778
実装実務をやる奴がいなくなるね。そうすると高収入の管理者もいらなくなるから、そのまま低収入になるよね。 各社血眼になって、低賃金で実装実務をやる奴を探していて、いつまで経過しても募集しているところあるよね。 >>774
AIアクセレータだと思うんだけどね
でも市場はnvidiaになびいているし、AIを実装出来るエンジニアが少ないのかな?
インテルはどうするんだ? >>781
もうnVidiaは効率悪いのが知れてるから
ほかを模索してるところだよ。 >>786
下請けに「対応して!検討して!」が貴殿のスキルでしょうか? 元請けに「すぐやります!もうすぐです!」のスキルもあります。 CPLDっつうか、SPLDっつうか、GreenPAKやってる奴、居る?
居ね~だろ~なぁ~ XilinxのFPGAの開発をするのに、第2世代Core i7+RAM8GB では、無理でしょうか?
以前ISE webPackのときは十分出来たのですが。
ダメならPCを買い直そうと思うのですが、どのくらいのスペックが必要でしょうか?
Thinkpadが良いのですが。 >>791
リリースノートに要件書いてある
そういうドキュメント探すのも必要技能だぞ ターゲットデバイスによる
kintex160くらいならcore2quad ,8Mでやってた経験ある
SSDにはしたほうがいいね 第二世代って2011ぐらいか。そう聞くと割と新しいんだな 年収600万円以上のFPGAのお仕事ないですかねぇw 年収600万円以上のまともな会社のFPGAのお仕事ないですかねぇ
エンジニアを工数だけ見て実力を見れない企業ばっかりで。 >>801
そうだぞ
年収800万円の会社を受けたら、ホワイトボードにcase分書いて落としたが、全く謎だ さすがに10回ぐらい派遣で転居強要されると年収800万円だったりJKを会社が用意してくれないとやってられないな >>808
Dフリ以外使わないから知らなくていいじゃん。 >>809
PLDだと回路に使われている事があって、あれ~どうなってんだ?としばしいつも悩む(^-^; >>810
KingがQueenを取り合いして・・・みたいな覚え方をした覚えがあるけど、忘れたな。
J-Kの何が嬉しいのかよくわからん。 中学校の自由研究でJK-FFとか大量に使ってタイマーの設計したな。リップルカウンタだからJK or T-FFだ。 マクニカからNIOS終了の連絡があったんだがどうしよう。開発途上品が3機種。現行製品が4機種。開発終わったけど出Cyclone10LPが入手できt¥無くて量産が止まってるのが2機種あるんだが。 NIOS終了の意味が分からない
ソフトコアなんだから好きに使えばいいじゃない >>811
2入力(ホントは現在状態含めて3入力だけど)のFFを考えた時
思いつくのがRS-FFなんだけど
RとSが同時にアクティブになった時どーするか?ってんで
RSそれぞれ優先ってのも考えられるんだけど
出力(現在状態)が反転する様にしとくと、ちょっと機能的にお得 >>814
>NIOS終了の意味が分からない
ライセンスとはどうなってるのだっけか。
再取得とかができなくなるとかだとそれだけで破綻しそう。 うちの窓口からのメールでは毎年更新してるIPのライセンスの更新ができなくなる。よってIPを含んだFPGAのコンパイルができなくなる。
ファームはライセンス無関係で作れるからよいけどFPGAの改造ができない。 有償版のNIOS使ってるやついるんだな
無償版でこと足りるからライセンス買ったことないわ >>820
NIOSVだけになる。 NIOSVはCYCLONE10LPのようなLowコストデバイスには乗らない。 インテル:だまってても売れるから、個人向けは排除すっか儲からねーし
って感じ? >>826
Intelが売れてるのは日本だけ。
世界的にはXilinx(AMD)が売れているんじゃなかったっけ? >>826
FPGAの個人向け市場なんて、FPGAメーカーにとっては売上円グラフの針にもならないぐらいでは。 >>830
どこの会社も毎年新入社員というビギナーが誕生するからね。
ファンを増やす努力をしないとシェアを落とす、ハズ
(Marvelとかクローズドな半導体メーカーもあるけど) そうだと思う、ルネサスみたいに車載用にあぐらかいてると
STMとかPICみたいに中華書き込み機械黙認するようなメーカーに
ユーザ持っていかれる、ユーザが就職したときに慣れ親しんだSTMとか使う。 完全な民業で自己責任ならともかくルネサスも車屋も税金突っ込んであの体たらくだからな >>832
知っていると思うけどルネもSakura(だっけ?)な評価ボード出したし、Arduino UNO R4にはルネのマイコン載ってるし。
スレ的には話題になってないけど ルネもForgeFPGAをリリースして FPGA業界に参入。ただ、今マウサーみたら評価ボードの在庫ゼロw おいおい
ともかくあっちこっちの会社を買収しまくってくれたお陰で、車載一辺倒からは脱却しつつある印象 車載用にあぐらをかいていたら、RXを売ってないのではないかと思うが、それはともかく、
学生のときのホビーでほれ込んだチップを就職してからも使い続けるってわけじゃないしね。
(それができるのは新入社員が製品に採用するマイコンを決定できるようなところ)
FPGAでもマイコンでも、たいていの場合は、実務では右も左もわからないヒヨッコに、
元が何が好きだったかに関わらず、その会社やお客さんが使っているチップが叩き込まれて、
数年もしないうちに、そのチップの手練れになる。
もちろん、そのチップが好きになる、というわけではない。ビジネス。
そもそも新入社員の段階で、何かのチップが好き、みたいなベクトル持ってる人ってむしろ珍しいよ。 ベンチャーがポコポコ立ち上がるアメリカでも珍しいのかな
実はガラパゴスだったりしないのかな
>>834
出していることとビジネスの価値は必ずしも相関しない
ってかForgeFPGAってどこで売っているんだ?iCE40LPよりさらに
小規模&安価なチップとして期待しているんだが >>836
ForgeFPGA、売ってないねぇ~w
半導体不足に巻き込まれて新製品は後回しにされたんだと思ってたけど、それにしては遅いなぁ~ UNO R4の件はルネサスが個人へのアプローチが弱すぎた件の反省の現れやぞ
遅すぎた感があるが ForgeFPGAは略奪婚した嫁の
望んでいない連れ子扱い >>835
どうだろう?
> たいていの場合は、実務では右も左もわからない
その昔は分野違いな部所配属があったなw 俺もやられて転属願い出したわw
しかし人手不足の昨今、定着してもらわないと困るし本人の希望分野や得意分野は配慮してると思う。
今更右も左もの企業、今時あるのか?
もう一つ、それは立派な設計部門を抱えている企業ならそうだろう。
だが設計グループは数人。あとは全部アウトソーシングな会社もあるんだな。
そういうとこは新人意見も通りやすいw >>840
この話はデバイスメーカーにとって影響力のあるユーザとは何かを考えれば、
個人向けは重要でもない、ということなんで。
「もあるんだな」は否定しない。デバイスメーカーにとってこれっぽっちも
重要でなくても、ユーザーから見れば継続的にデバイスが健全に使えるのは
死活問題だし。
それでもメーカーから見れば、大口ユーザーを優先する方が大切だろね。 このスレにGR-SAKURA及び同IIを買った人いる?あの形にRX63Nを搭載されても全く魅力を感じないんだが
RXなら5V対応のRX6xTやRX2xxもしくは最新のRX140あたりにArduinoコネクタを生やした方がした方がまだマシ
rx-gccを積極的に改良し始めたのもここ2~3年だし何もかも後手々かつ場当たり的でやる気を感じられない
国内勢ならソニーセミコンのSpresenseの方がまだやる気があるように見えるよ くさすひとはくさすことが目的なんだね。とりわけ、なにかに取り組みはじめたら「後手」だとか。いちゃもんでしかない。 民業は本来自己責任だ。しかしルネサスは少なからぬ税金が投入されている
納税者は税金を投じた結果が見合っているのか文句を言う権利はあるんじゃないかな
大企業優遇は万国共通だろうけどその大企業は結果を出しているのかな?
ここ数十年日本は低空飛行のままにしか見えないが >>844それは話が全然違う。
税金が投入されていようがいまいが、誰に対する言葉であれ、なにかに取り組みはじめたら「後手」だとか、
いちゃもんでしかないことに変わりはない。クズな行為。
そもそも、FPGAのスレでなんでGR-SAKURAなんだろうな。
それにさ、ここ数年はすげえたくさんの企業が補助金で救われているぞ。 稼がない企業に補助金を突っ込んで延命させているから今みたいな状況になっているんだろ 新規開発ではルネサス使わなくなったな。
Ether とか USB 付きのは Zynq ばっかり。 ってかID:JT25AR1Mは昭和で止まっている人なんか?
取り組むことが重要だとかガラパゴスも甚だしいだろ
民業なら結果を出さずに認められることはないし
そんなのを認めたら競争原理もはたらかなくなってしまう >取り組むことが重要だとかガラパゴスも甚だしいだろ
いやいや。取り組むことが有益なことなら、取り組むことは、取り組まないことよりは重要なのは、今でも変わらないよ。
>民業なら結果を出さずに認められることはないし
あたりまえ。なにごとも取り組まないなら結果も得られないよ。
ぼくが批判しているのは、取り組むことを「後手」と批判することだよ。
今なお望む人が多いであろうことにあらたに取り組むことを「後手」と批判するのは、
過去に取り組まなかった蒸し返しをして、現時点の判断や人、企業の価値を貶めるようなものだ。
企業や組織の中でも、過去の失策のリカバリのために、誰かがあらたに何かに取り組んだときに、
「今さら」「遅いよ」「後手」と批判するクズがいる。こういう行為は害でしかない。
この批判を受けないようにするために、人は、過去の失策のリカバリを自らすすんでしなくなる。
実際のところ、ここでそういうクズが出てきたように、いちゃもんをつけたいだけのクズ発言は必ずといっていいほど発生する。
そのクズ発言を受けるのをのみこんで、リカバリに取り組む行為は批判ではなく賞賛の対象でさえある。
企業が委縮しているのは、企業内外にクズな批判を無責任に発する人がいることと、
そんなのは無視すればいいのに、よりによってマスコミや企業の中にクズ発言を重要視する人がいることも要因だと思う。 せやな
今の日本は足の引っ張り合いで上昇志向が潰された結果と言っても過言ではない 自分が上昇できないときに、他の人の上昇を妨げたり落としたりすれば、相対的に自分が上がったような気になる人が少なからずいるしね。本当に害悪でしかない。 >>844
> 納税者は税金を投じた結果が見合っているのか文句を言う権利はあるんじゃないかな
産業革新機構は2018年と2022年にルネサスの株を売り、2500億の売却益を得た。
公的資金投入と言う税金で2500億儲けてくれたなら、納税者は文句言う筋合いではないな >>851
GR-SAKURAってどれだけ結果を出せたの?何か案件取れた?国内ですらちょろっとみかけたくらいで最近はさっぱりだし
海外での作例ってなにがあるよ
RAなんか作った挙句にArduinoにRAを搭載している時点でRXは予測通りに普及しなかったんだろうけど、その原因の究明と
再発防止が行われているようには見えないよ。初代の問題点を改良した新型を投入しますとかならまだ理解できるが
GR-SAKURAの後継機を出さない時点で「イマイチだったー」→「だよねー」でうやむやにして終わっちゃっているんだろうけど
第一ビジネスで後手に回って競合と同じことしててたら結果は出ない。競合とは違うベクトルで新たな価値を提案するとかしないと RX は H8 や SH の置き換えで、それなりに使われてるけどな。
GR が~言われても評価基板は端から自由度の高い北斗やアルファ使うから知らん。
置き換えは Zynq や ARM にも流れてるからルネサス離れの傾向はあるんやが。 >>855
>ぼくが批判しているのは、取り組むことを「後手」と批判することだよ。
と言ってるのに、GR-SAKURAがー、とか言われても、>>851ではそのことには言及してないよ、としか言いようがない。
>第一ビジネスで後手に回って競合と同じことしててたら結果は出ない。
「すべての場合で後発ビジネスが成功しない」と証明できるわけでもなかろう。根拠もなしに断言してはいけない。
その前にあなたには聞きたいことがある。なぜFPGAスレで、ルネサスのマイコンビジネスの話を持ち出すのか。
GreenPAKの話題を足掛かりにして「ルネサスをくさしたい」というルサンチマンぶりぶりなだけではないのか。 かつて見かけたGR-SAKURAの作例もRXなどのマイコン利用経験者が買ってみたって感じで
他のがじぇるねボードを含めても新規層の開拓に貢献したって感じには見えないんだよな
>>857
>「すべての場合で後発ビジネスが成功しない」と証明できるわけでもなかろう。根拠もなしに断言してはいけない。
大小論を有る無い論にすり替えているよね。それとも博打でも当たればいいみたいな話なのかな?
後発で成功するのは先発を研究し先発の弱点解消できる商品を用意できたケースがほとんどでしょ
それ以外のケースで成功するパターンは歴史的にもほぼないし、相応の先行投資が必要な半導体産業ならなおさらだ
十分な研究や実現性のある計画立案を行わずに成功は掴めないだろ 不十分なマーケティング→市場の需要とずれた商品→予想より売れない→十分に研究された後発の競合他社商品に抜かされる
過剰な品質要求→商品の投入時期が遅れる→先行していた競合他社の商品に対するメリットは品質のみで追い上げすらままならない
みたいなネタは一つや二つじゃないほどある。ID:TilOrMp4みたいな論理整合性を取ろうとしない人が会社の上層部にいるとそうなるんだろうな >>857
GreenPAK(>>790)もSakura(>>834)も書いたのは俺。その人じゃないから誤解しないで >>858は「その前にあなたには聞きたいことがある」が見えないのかな? ルネサス終了スレに行っておいで。
>>860
それは話題としては妥当なんじゃないですかね。それをとっかかりにした人が問題なだけで。 GR-SAKURAはピンク詐欺師が絡んだセミナーでちょこちょこ配布したのがカウントされているだけ。
業界を石鹸するほどインパクトはなかった。いまはOさんが残っているだけ。
全員被害者。勝者ナシで終了。 オオオオォ……(ノ゚ο゚)ノミ(ノ _ _)ノコケッ!! >>870
それホント?ずいぶんと業績好調みたいだけど?
https://prtimes.jp/main/html/rd/p/000000067.000009705.html
2023年第2四半期の決算報告で開示されたとおり、インテルのPSG事業部門は前年比35%増となる収益成長率を報告し、3期連続の記録的な売上を達成しています。 AIやるとかいってなかったっけ?
てっきりCPUに入れてくるものかと…… いつもの組み込み系の切り離しかな?
HPC部門は残すのでは? 海外の企業が企業デザインの観点で、事業の買収や切り離しをすることは
今期の決算の赤黒とは無関係。倒産寸前までできない日本とは違う。
日本は雇用規制があるから、事業の切り離し売却が簡単にできない。
年功序列賃金の水準が売却先の企業と合わなければ(たいてい合わない)
給与水準の調整に十年単位で苦労することになる。
ルネサスが企業買収しているのは、給与の調整が不要な海外企業ばかりだ。 intelさんは高く買って安く売るってのが多くてな…… 「マイコンにちょっと機能追加」みたいな用途だと旧Xilinxや旧Alteraは選択しにくくなった気がする。 >>878
Cyclone10LPで良くね?中身はCycloneIVらしいし >>877
アルテラ買収って聞いた時にそのうちこうなると思ってた
製造は残すってのはちょっと意外だが好きなのを自由に作るのが目的だったんだな FPGA部門は本体から切り離して子会社になるだけっぽいけど
株は過半数持ったままらしいから >>882
いやいや、合成してALTELがいいんじゃね?
一字変えるとActelになるけど🤣 DE0-CVっていつの間にか生産終了してたんだな。
流通在庫はまだあるけど、為替ェ… Tiktok LiteでPayPayやAmazonギフトなどに交換可能な4000円分のポイントをプレゼント中!
※既存Tiktokユーザーの方はTiktokアプリからログアウトしてアンインストールすればできる可能性があります。
1.SIMの入ったスマホ・タブレットを用意する
2.以下のTiktok Liteのサイトからアプリをダウンロード(ダウンロードだけでまだ起動しない)
https://tiktok.com/t/ZSNfGdLGV/
3.ダウンロード完了後、もう一度上記アドレスのリンクからアプリへ
4.アプリ内でTiktokで使用してない電話番号かメールアドレスから登禄
5.10日間連続チェックインで合計で4000円分のポイントゲット
ポイントはPayPayやAmazonギフト券に交換できます
家族・友人に紹介したり、通常タスクをこなせば更にポイントを追加でゲットできます 完全にエスパー話なんですけど、verilogの直接配線wireと疑似直接配線的なregで信号伝達に変化って出ます?
FPGAのmodelsimでのシミュレーションでテストベンチ下のメインモジュール下にモジュールAの1つ目のインスタンス、モジュールAの2つ目のインスタンスがある状態で、
メインモジュールに入力AがあってモジュールAに入力Bがあって、
テストベンチからメインモジュールのAを通ってモジュールA の1つ目のインスタンスの入力Bにそのままつなぐ(wire)場合と
モジュールA の2つ目のインスタンスの入力Bにreg宣言した信号経由でつなぐ(記述的にはalways@* tmpA<=A;だけど本質的にはwire信号みたいに分岐した信号に信号名付けただけのつもり)場合で
両者のモジュールAの出力が変わる(正確には1つ目のインスタンスの方は入力信号が0のままっぽい)だけど原因分かります?
因みにreg宣言信号経由の代入を(tmpAをwire宣言にして)assign tmpA=A;で行うと1つ目のインスタンスと同じ結果になりました。
ポート幅は1ビットで入力宣言している時点でwire宣言省略できますが、一応していて、上位ビットを落としているという話もないです。
ズバリregとwireで違うってのもわかるけど、上記の場合、ただつなげているだけって認識だから差異がるのがわからない。
そもそもなぜこんな話をしたかというと元々そのままつなぐ方法で正常にシミュレーション動いてて、モジュールAの後段の動作でミスがあったから直しているとモジュールA の動作がおかしくなっていて、
そのままつないだ信号が死んでるっぽいことが判明した。(モジュールAは後段の影響は受けない、モジュールA自体は触っていないがテストデータなどは触った)
最初はそのままつないで動いていた、入力信号を下位のモジュールにそのままつなげるなんて他の場所でも過去も含めてよくやっている、正直、そんなことある???って感じで腑に落ちなさ過ぎて
何かしょうもない理由な気がするのですが、検証ではズバリregとwireで動作が変わったという結果だけあるので…
他の場所でもよくやってるって言っているように普通に同じことやっても再現しない気がします。
あとmodelsimで両者のモジュールの入力を見ると同じ信号が入っている。(中身も追えばいいんだけど単純なロジックで同じモジュールをインスタンスしているので、検証時間の都合で見てない) FFじゃないのに<=は何となく気持ち悪い。
文法的にはOKかも知れんが。 >>888-889
申し訳ない。
接続イメージを文書で記述して、後出し情報って言われない為に確認できていること羅列し続けたら長い整理されていない文になった・・・
>>890
ズバリ記述(「assign tmpA=A;」「always@* tmpA<=A;」)していますけど、ラッチ要因ありますか?
前者はそもそもラッチ不可、後者もこのセンシティビティリストで条件分岐無しだとラッチは発生しないと思いますが。
>>887
レーシング・・・あまり詳しくないので調べてみます。ありがとうございます。
でもレーシングってシミュレーションで発生するんですかね。
>>0892
wireをalways文で記述していることではなく、ノンブロッキングで記述していることでしょうか?
まあブロッキングとノンブロッキングを使い分けるほどのことをしないので、always文は基本ノンブロッキングで記述してしまっていますね…。
ザックリというと
・上位モジュールから下位モジュールに信号パスするのにwireではダメだった、reg(実質wire)だといけた。
・そうかregじゃないとダメなのか!!!<=そんな訳ない(主観)
でどうしても納得いかないが、単純な構造過ぎて自分自身では何も思い当たらない(気になるところは前回の文で検証してしまった)ので、
「それ勘違いしてるよ」みたいな話を聞ければと思った次第で。
シミュレーションはあくまでシミュレーションだけど、modelsimで同一モジュール2つインスタンスして入出力ポートの波形出力して入力は同じなのに出力に差異がでるっていうのは・・・自分レベルでは意味分からん・・・
modelsimの不具合かとも思ったけど、流石にそれならネットに情報上がってるだろうし
微妙な例えなのですが「コード修正したのに動作が変わらないんです」とか言ってる人がいて、よくそく見てみると「編集しているコードと実行させているコード、別ファイルだよ」みたいなアホ勘違いをしているのではないのかなっと。
流石にそれではないのですが、記法とか文法とかというよりバカバカしい勘違いをしているような気がするのですが、そこをこの情報からだけで指摘できる人がいればリアルエスパーですが 実機で「assign tmpA=A;」「always@* tmpA<=A;」の違いで動作が変わるのなら
該当部分のスケマかネットリスト比較してみな "assign tmpA = A;"
この文は通常、always ブロック以外で使用される代入文です。これは連続的な代入で、A の値が変更されるたびに、tmpA の値が即座にそれに合わせて更新されます。これは時間の概念に対して敏感ではなく、2つの信号の間に連続的な接続を作成するものです。
"always @ tmpA <= A;"*
この文は、always ブロック内の手続き的な代入の例です。@* の構文は、代入文の右辺のすべての変更に対して感度があることを示しています。<= 演算子はノンブロッキング代入を示し、代入は即座には実行されず、現在のタイムステップ(シミュレーションサイクル)の終わりに実行されるようにスケジュールされます。 伝説の商社マンに報告すると商社になんで質問しないんだと怒りだして質問して2週間解決しないと無能扱いはじめてパワハラがはじまる 上位モジュールでレジスタへのラッチがされていない
それぞれのモジュールでクロックが非同期になっている >>893
出力された波形が見た目同じに見えても同時刻に発生した信号の変化はどっちが先に変化したのかわからないからね~ >>898
前段でクロックに同期していない回路が形成されて現れただけだろうから、おくすり飲んで退職した方がいいよ。 おくすり飲ませて、無能でも自分らで仕事が出来るようなおくすりが出来るといいですね。 >>885
TikTokから見れば4000円は小銭か >>887
メインモジュール入力Aの変化タイミングがクロックのエッジタイミングと同じだと差が出るかもしれない。
下位モジュールの技術に依存するけど。 な、原因は非同期クロックの信号すっぽ抜けだっただろう? 異なるクロックで動く回路ブロック間でのデータ受け渡しをソツなく設計できるようになれば初心者卒業 platform designerつかって回路作ろうとしてるんだがシミュレーションが動かん、、、 下の方まで見ずに書き込んだけど同じこと言ってて笑った GowinのTangPrimerってここでいいの? FPGAの仕事をさせる奴らは、どうしてこうもサイコパスで嘘つきばかりなんだ?
変な性格してるんだから、金出せば何でもやってやるのに、無能だから金出せないでやんの この会社で頑張っていこうと転職して頑張ってきましたが、そこでの上司がサイコパス的。
上司が逮捕されたときに、1カ月ほど職場からいなくなって
そうしたら、余計な会議がないから仕事が進む進む
とらぶったら、FPGAの知識がない奴にレビューさせて無駄に心身疲労させて
目的期限に仕事あげたら、突然荷物整理して職場を出てけ
とやり
ワイは、このサイコパスを説得するのはムダなので言うとおりに従ったんだが
裏でワイの技術力が足りないと言ってて(証拠は無い)、まぁ直近1週間分の勤務中の全会話を録音してたから、会社的にはなんとかなったけど。
FPGAの仕事を探して転職活動しようとしたりいろいろしたけど無理そうだし。
在宅勤務で社内ニートになってうつ病発症して、日々しにたかった毎日からあけて
よく考えると、自分でFPGAできないで難しい事を要求してくる奴らは、人格形成がおかしいなと
(´Д`)ハァ… 残業代が一気に無くなって、収入=借金・家賃になり
心が回復する前に夜間日雇いで生計をたてていたけど
土日遊べない環境は病むね
どうしてこんな状況に陥ったのか、どうやったら這い上がれるのか自分でもわからんよ。 長年、派遣請負で望まぬ引越を多数続けて、それを転職で抜け出したにも関わらず、どうせ環境を変えてもムダだろうと思ってしまう、「学習性無力感」か
あと、おっさん化しすぎて、年収と嫁以前に日々の生活すら難しい現実に気づいた空しさか
https://ja.wikipedia.org/wiki/%E5%AD%A6%E7%BF%92%E6%80%A7%E7%84%A1%E5%8A%9B%E6%84%9F >>920
正解だ
FPGAを低賃金でやらせるサイコパスは、おかしい。自分でできんくせに FPGAを真面目にやって、どんなにすごい成果をあげようが、人生無駄にされるし。
転職歴とか年齢とか見るから、どんなに技術持っていても世の中渡り歩くのは運なんだなと。
頑張っても給与も地位もあがらないなら、がんばらない方がいいと学習はしたんだけれども、無力感でうつで動けずもう絶望感しかない。
サイコパスは抹殺して、いいFPGAの社会をつくりたいが、俺は無力だ お金に搾取されて、人生を搾取される社会は何とかしたいけれども、無力なのはわかってはいる。 手配師で技術がわからず荷物をまとめて出てけと言い出す奴が反省文で、「技術が無い」と書いていたのは、何を反省したんだやっぱり理解力が無いキチ○イじゃねえかと思ったけど。 >>930
そんなに「技術が無い」と言うなら、自分でやればええやんけ。おまえの方が「技術が無い」んやから、自分の自己愛性人格障害を相手に押しつけてそれにすら気づかず職場を追い出しするとかほんまもんのやべえ奴やで。 Agilexばっかりニュースレター送ってくるけどインテルはCycloneの様な小規模は売る気がないのか。 >>932
お薬飲んでも、FPGAがわかったふりをしている手配師は治らないよ 聞いた話だと今までのデバイスはほとんどTSMCで製造していて納期の融通がきかないんだと
だから融通がきく自社のインテルファブでAgilexを製造して供給能力をコントロールしたいらしいって代理店の人がいってたよ https://pc.watch.impress.co.jp/docs/column/tidbit/1549980.html
もっと言えば、Agilex自身もどこまでIntel Foundryを頼るか怪しいところで、かつてのMarvellに引き取られたXScale
製品のように、将来はTSMCを利用したAgilexに代替される可能性もある。 >>937
年収2000万円すら技術者に出せない手配師は底辺を彷徨うのは至極自然の理 Altera-Intel-
何になるんだろうね、今度は
Agilex3を楽しみにしているんだけど年内ま難しそう 【朗報】激安風俗で大当たり引いたwww
https://www.dmm.co.jp/dc/doujin/-/detail/=/cid=d_208769/
男なら一度は期待したことがある‘風俗で大当たり’
しかし現実は…
・加工バリバリの写真に騙され実物に会ったらガッカリ。
・いかにも「仕事」といった嬢の事務的なプレイに悲しくなる。
なんてよくある話。
もしタイプな、どちゃシコボディ嬢が来たら?
イチャラブセックスの果てに、ヒミツの関係に発展したら…?
【あらすじ】
会社が倒産し無職になった男、田島。
彼の楽しみは月イチの安居酒屋であった。
酔った勢いで激安デリヘルに予約するが、どうせモンスターみたいな嬢が来る、と後悔する。
しかし、玄関を開け立っていたのはまさかの爆乳長身美女、‘あかり’であった。
熱く燃えるようなセックスが始まる。
プレイ後、あかりの身の上話を聞いた田島は、とある相談をもちかける… xilinxのツールとkriaしか触ったことないけどCPU持ちのSoCFPGAでlinux動かしてヘテロジニシスに処理分担の開発がやりやすいツールってどのベンダーの何がおすすめなんでしょうか‥‥ Linux ちゃうけど、Zynq と Xilinx SDK で特に問題無かった。
ソフト屋からしたら情報がえられれb >>950
途中で書き込んでもた。
ソフト屋からしたら情報が得られたら何でも一緒やし、Xilinx はまぁまぁな感じ。
Eclipse は好きちゃうけど、その辺は仕方ない。 いい加減vivadoとquartusはmacに対応すべき。 >>955
何で対応しないのか自分で考えた?
そういう所だぞ。 HDLがかけないFPGA商売人の行く末を心から応援します 炭水化物抜くダイエットてのは証券会社全部だろうが
一回で辞めてもいいが、結局「政治家も有権者も情けねーな ニコ生の本流のリスナーをずっと下げるのにな
効果あるかどうかもわからんのがわんさかいるから騙されまくったんだろうね
ノ
29000逝っても死なない レス数が950を超えています。1000を超えると書き込みができなくなります。