【FPGA/CPLD】 XILINX/ALTERA/Lattice/Actel #26
レス数が1000を超えています。これ以上書き込みはできません。
おまえらって技術持ってるくせになんで雇われ根性なん? ありきたりの技術でもそれを組み合わせてどう料理するかっていうのが大事アルね。
「たまごっち ヒルナンデス]
商売として考えるなら、技術の差が決定的な要素ではないということだ。 >>8
FPGAを君はできなくて嫉妬しているんだね Software Defined Hardware >>5
ホビー初級の技術なんて何の役にもたたんだろ >>8
性能の違いが戦力の決定的差ではない的なあれやね。 学術の世界だと、ありふれたものを組み合わせても新規性がないと言われるけどね
だから高学歴は敬遠されるのだ 技術を持っている者がなぜ雇われようとするのか、という疑問に対して、
技術的才覚と金銭的才覚は別、という議論はわかる。
でも、低い技術のものが売れるかとかは別の議論だよな。
低い技術で作られるものがあるとしても、それを経営者が作るわけでもないし。 前スレで
FPGA使ったのxx設計できる、
けどデジドカ嫌とかのレスあったよな
こーゆーアプローチじゃ間違いなくデジドカの仕事しか回ってこないな。
下請けとかもデジドカ仕事しかない
デジドカいやなら製品の上位設計に関わるしかない。
もっとやりがいあるのは規格制定に関わる仕事
規格制定会議に出席しつづけて、ここではイニシアチブをとらず、
でもなんとかキャッチアップしつづけて、シミュレーションでの確認なり、いち早くFPGAで具現化して。
問題点にいち早く気づいて、特許にしてしまえばQualcommになれる
かもよ
Qualcommみたいに規格会議のまえから構想もってないと無理かな。
日本企業はそんな実績ない会社にまず出資しないけど FPGA使ったのxx設計できる、けどデジドカ嫌とかのレスあったよな
そのレスが理想としているのは、自分で設計もやってリフォームや戸建てをする職人的大工さんみたいな感じ?
腕は立つけど、工務店の下請けで言われた通りに切った組んだの作業員的なことはやりたくないし、
現場から離れて上位のことしかやらないのもつまらないってことでしょうかね。
大工さんは自己完結できるかもしれないけど、FPGA仕事がそれだけで成立する機会がどれぐらいあるだろう。 大工は自己完結なんかしないよ。
彼らは設計士の図面通りの実装作業を請け負う職人でしかない。
建築士はCAD作業とイメージ作りのための紙模型作りだけ。
でも電気屋は何らかの専門分野あっても、最低検証作業までは自前でやらないといけない。
そこでFPGAを使うこともあるんだが、自分で手に負えない場合は外注にも依頼する。
外注はよほどのことがない限り上位設計なんかやりようがないし、デジドカ以外の仕事なんて回ってこない。
FPGA使えますってのはせいぜい実装請け負う大工に過ぎない。
FPGAなんて実装デバイスの一つでしかないことを理解しとかんとな。
手っ取り早くDSPでもいいかもしれんし、場合によってはCPUでいけるかもしれない。
そこらへん決めるのも外注じゃないし。
例えば、
私の専門は変復調の設計です。
DSPもFPGAも使えます。ってなら単なるデジドカに終わらないってこった >>24
知人の大工が、建築士の資格だかを持っててデザインから現場での施工まで自分でやってた。
もちろん、他の専門職の人にも手伝ってもらいながら、ですけど。
でも、俺の家をリフォームしたときに大工さんは、完全に>>24で書かれてる通りの人でした。
雑談してたら、今はたいがいが分業ですって、言ってたな。
>私の専門は変復調の設計です。
>DSPもFPGAも使えます。ってなら単なるデジドカに終わらないってこった
ためになるはなしだな。 いやいや大学の電気工学科卒業とか修了すれば少なくともなにがしかの専門分野が決まるでしょ。
まぁ、実社会ではその専門知識通りに配置されるかは別にして、それでも配置先でまにがしかの専門が割り当てられるはず。
そのことを言ってるだけで特別なことは言ってないよ
FPGAが専門というとXiとか寺でチップを開発設計してた人を意味するんであって、
FPGAの実装が専門なんてのは下請け屋の台詞でしかないってこった。 >>24
DSPは触ったことないが、デジドカで終わりそうorz >>26
チップレイアウト設計さんが仕事がなくって負けおしみで自己完結で事実を自分の脳内で置き換えているだけのように見える。 仕事がないのは仕方ない
日本の半導体は終わったんだよ >>30
医療・介護業界あたりはまだ終わってないと思います! >>32
あと10年は生き延びるということですね!半導体と違って! RISC-Vベースで周辺回路組み込んだIoT機器とか設計すればいいのに 何が良いのかさっぱりわからんけどね。
いまさらノイマン型をやってもしょうあgないだろう。 IoT機器とか20年前に自分言いだしてみんな20万ぐらいかかると怒っていたけど、やっと時代が追いついたら40代すでにみんなやっててもう儲けにならない。
しがないもんだね OA研究所 は2015年当時 派遣で年収400-500万円だったのに
いま、年収600〜800万円で募集しているの何で?
ブラック? エンジニアだけで大企業になったところは世界的にもほとんどなさそう
共同創業者にビジネスマンが入ってるか早期に重要ポジション据えてるか 今の辞める会社が、年収300-500万円で、
FPGAと回路設計が両方出来る技術者を募集しているけど、
それは、ブラック派遣に苦しむ出来る性格の悪い技術者しか来ないよう。
あっ。おれのことか。 マイコン業界は昔から技術者を安く使うよね
そら日本が衰退するわけや
SIerでサーバ構築してた方がまだ人間らしい生活が送れる(笑) >>50
若いころサーバ構築をやっていたが、たいして状況は変わらん。
どうも、日本職種限らず全体らしい >>49
辞めてどーすんの?
田舎にいって百姓?
それとも
佐山製作所でコアハートの製作担当→結局作れず救心のCM出演? >>49
年収300〜500万円で、FPGAと回路設計が両方出来る技術者ねぇ…
未経験者歓迎とか、在宅勤務可とか、そういう条件が当然あるんでしょ? はやぶさ2のFPGAで不具合起きてるんだね
初期化出来ないみたいなんだけど、
打ち上げ前に不具合が発生して結局原因解明出来ずに
そのまま打ち上げたとか書いてある
このスレの自称プロの人達からみて、
原因は何だと思います? >>55
宇宙で放射線でActelで
あいつ時々書き込みあぼーんする
CPUからFPGAに書き込む書き込み機器という案件が一時期きたがそれかもしれん >>52
あと、ソフトウェアもできて年齢が30代以下だと、キーエンスに月100万で派遣されて、年収600らしい。転職前の派遣の頃
神奈川県の海の方の山の上の通信事業者の研究所で、研究者のいいなりになって素早くうごくものをつくる誰にでも出来るかんたんなお仕事。
問題は年収さほどかわんねw
いまの会社の上司がどうもクラッシャーらしく。
大手電機メーカーレベル(派遣されてた)のFPGA設計仕様書を1日で書き上げても、「おれはこれみてもつくれない」と言いだすw
でご指導がはじまるので、聞いていくと、求めている物は、概念仕様書。営業がかくやつ。
それ、営業権があるあなたがかく仕事w
話しかけるとうざったそうに、「うんああ」
元々、「報告をしてこない」から始まって。
毎回会議室とるようになって。
そもそも聞いてこないで妄想をして上司に報告して話をややこしくして、わしが報告書をかいてきちんと仕事してますよねすると逃げるw。
会議室じゃないところで報告やってたら、あとから「きちんと会議室とってください」怒り出す。
自分が誰かにみられていることは、怯えるのに。
相手は気にしてない。
おそらく、無意識的にやってる。
本人は、報告が少ないからコイツは仕事を適切に進められない奴だから、懇切丁寧に指導しているつもりらしい。
他人との共感性の欠如かなぁ。
え?原因はおれですか?
いろいろ考えたけど、環境適合しようとして適応障害だなぁと悩んでいた。
退職相談したら、退職日一方に決められて悩んでいたwえ?法律違反でしょ?
5カ月前から上司がいないと安心する状況になったが、より酷くなったので
今日朝9時に、ゆうメンタルクリニック行ってくるw 初診高えな
アタマにFPGA刺して
上司の思うとおりに正確に対応出来るようにしたいんだが >>55-56
https://news.mynavi.jp/article/20181109-721470/
地上で衛星に組み込んでから動作不安定になったというから
宇宙線の影響ではなく、ポッティング絡みじゃないかな?
なんか配線を腐食させるようなガスが発生しているのかも。
ところで衛星用のFPGAって、やっぱりセラミックパッケージ? >>57
>神奈川県の海の方の山の上の通信事業者の研究所で
野比の山の上のNTTの無線システム研究所? >>64
野比のび太 ドラえもんをつくってタケコプター >>57
今の会社ってのが派遣業で、
派遣先ではなくて、自分の会社の上司とうまくいってないんで退職すると。
で、まぁ2chで殴り書きしてるんだろうが、
いろいろあったいきさつの部分がさっぱり見えない。
この文章表現を会話に起こして上司とやりとりしても混乱するだけじゃないか?
って気がする。
例えば
>大手電機メーカーレベル(派遣されてた)のFPGA設計仕様書を1日で書き上げても
これは
大手電機メーカに派遣されてた君が1日で書き上げた、派遣先に提出する内仕レベルのFPGA設計仕様書
ってことかな?アウトラインを描いた外仕じゃなく、それみて設計できるはずの内仕を見せても上司は物を作れないと言いがかりをつけてきたと? >>57
つづき
一般論だけど、
上司がこういういいがかりに近いことを言ってくるってことは、
派遣先から君の上司にクレームが行ってるんじゃねーの?
その逐一会議室とって進捗報告求めるってのは、何かトラブルない限り普通はやらないよ。
進捗が計画から大幅に遅れてるとき、担当者にはっぱかけるためと、
上司がさらにその上司に会議の頻度とほぼ同じ頻度で、進捗報告しなきゃならん場合にやる。
君が1日で書き上げたという仕様書通りのものが、バグなしで納品(派遣でなんていうのかわからんがされてたら、
上司が口挟んでくることはあり得ないと思うんだけどな。
その大手電機メーカーとやら、これまで長らく派遣されてたわけ?
それとも初仕事やるにあたっての仕様書だったの? >>63
精密機器が並ぶ中で腐食性ガスが原因とは考えにくいなあ
想像なんだけど、地上で不具合発生した時点で
基板まるごと交換してると思うんだよね
でも不具合が発生する
取り外した基板を実験室で試すと不具合が発生しない
それ位の事はやってるんじゃないかな、、、
となると、基板に電力を供給する電源周りとかが
絡んでるんじゃないかなあ >>57
>聞いていくと、求めている物は、概念仕様書。営業がかくやつ。
概念仕様書ってのは、
普通客先と打ち合わせしたとき、
客先の要望を、理解できました、これでいいですねって意味で、
受注した側が後日提出するざくっとしたやつだろ?
そもそも客先としてはそのざくっとしたレベルの仕様をまずは提出してくれと言ってきたんじゃねーの?
そんで、その仕様書を別に営業とか担当エンジニアの上司が書くなんてことは特に決まってないぞ。
君の会社の仕事の受け方がよくわからないので違うともなんとも言えないんだけどね。
俺が外部発注するときは大抵、こちらの書いた要求仕様書を丸々コピーしたようなのがオウム返しに帰ってくる、
きっちりした要求仕様書じゃなく、手書きとこれまで使ってた回路寄せ集めたようなの渡したら、清書したのが帰ってくるとかね。
営業じゃなく、打ち合わせをしたエンジニアが書いてくる。営業も、その担当者の上司も一切挟まない。
上司だの営業だのの押印はあるよそら。 >>57
>退職相談したら、退職日一方に決められて悩んでいたwえ?法律違反でしょ?
いきなり、慰留もなく退職決定か?
派遣業って、そもそも定職率低くて、つぎからつぎへと人が流れて行くの?
それともトラブルメーカーを追い出せてよかった体で、ホイホイ退職に至ったとか?
普通は、ある部署の方針に不満持ってるとかだと、別な部署へ異動になるとか、
特定の人間関係がうまくいかないとかだと、ローテーションと称してとなりの課に異動(移動といったほうがいいか)
になるとかだけど、
コンビニのバイトよろしく、代わりの効かないエンジニアがこんなに軽く退職決まるか普通 >>57
で、心の病発症するレベルまで追い込まれたのはわかるが、
それ癒やしたあと次の進路はどーするわけ?
何の見通しもなく辞めると、マジでナマポまでいっちゃうぞ。
そんなときのため俺は工学部なのに教員免許とっといたwww
免許とったの電気系で俺一人だけだったわ。
教師なんてやるきないけど、家族全員持ってたってのもある。 概念仕様書なんて初めて聞いたんだけど
特定の会社の社内用語?
それともIPAあたりで定義されてるんだけど俺が知らないだけ?
ググっても『概念仕様書』そのものの説明は出てこないし >>72
一般的でないかもしれんが俺は理解できたよ。
最上位のブロック図だけで事足りるような仕様書だと理解した。
てかそー書いてるじゃん。営業が書くやつと。 あ、思い出した。
一般的には構想設計だな。でも、営業が書くのは別に設計してるわけじゃねーから、
概念仕様でおおよその意味わかるだろ。設計に携わったことある日本人なら。 >>67
仕様書なし、HDLソースリバースエンジニアリング の汚れ仕事
派遣抜けて入った会社 >>77
シリアルROMから読み出して、逆コンパイルでもすんの?
こんなことできるの?
SystemCで高位合成でもしてたらお手上げよねwww
そうじゃなくて
誰かの書いたHDLソースは持っててそこから全体仕様書作るってことかな? >>70
上司が2名になってから、トラブルメーカと思われているね。
本質的な内容が理解出来そうにないのでおとなしくはしているが。
気を遣って、+αのものを出すと、否定してくるのは何とかならないものだろうか。
何が足らないのか、何を付け足せば仕事がうまく回すことができるのかという考えに至らないのだろうか。
そういう方向に、上司を徐々に誘導していくが、「最終的には相談して決めましょう」で相談のレビューをひらくと論理的思考がなっていないと糾弾されるの?。
言われるがままにやると糾弾されるので、面倒だけど上司の言われるがままにやって糾弾される。
そろそろ華麗にブーメランで返さざるをえない。
これは、トラブルメーカーですねぇ。
こちら側からみると、
1/2のコストと短納期要求のリスク高い仕事を受注してくる。
受注せざるを得ないのだろうが。
つまり通常(が何かは知らぬがw)の4倍速要求ね。
以前は、独り半導体開発で検査仕様書から成績書(テストベンチの項目ね)まで独りであげて誰も理解できなくチェックできなかった。これが3倍速要求ぐらいね。派遣で年収420万円ぐらいねw
つまりベリ〇ィケーションテクノロジーさんがやっているようなことを独りでやっていた。(精神的に病んであの会社も受けにいった。技術面接は通過したが、実態は派遣請負で社長さんが派遣営業畑出身。長年の派遣低賃金への鬱憤があるので、懸念されて落とされる。)
色々転職活動していたけど、なぜかすべてがどうもソ〇ー厚木の受託開発ばかりだなということには気づいた。そればかりではないけど。
どうせ、レビューをするならばこちら側としても覚悟は出来ているので事細かにアカペン添削をするレベルで、是非ともレビューをしていただきたいのだが。
それができてから、是非とも「おまえは仕事ができないんじゃないか」的な発言をいくらでもしていただきたい。
あっ。クラッシャー部下じゃん。 >>80
仕様書なし、HDLソースリバースエンジニアリング の汚れ仕事
3回ぐらいオウム返し しないとダメかなw まぁゲートレベルじゃないだけ、まだましかもしれん。
ゲートレベル アルテラ回路図解析HDL 起こしとか どこ行っても見るけど。
74ICからの置き換えね。まぁそう組むよね。
などなど、ひたすらこなしていっても、自分の給与永遠にあがらないし、何より辛い。 CMエンジ〇アリング さんあたりが丸投げするのによさそう。
元々沖半導体で、小さい会社ながら派遣多数入れていて。
技術者ドナドナしてくれそう。
高いけど。 >>84
業界狭いよなぁ。
派遣オーダが多数入っていて担当派遣営業と話したけど、自社で派遣していてさらに派遣とる会社だったのかと思った。
先方のウリの内容を開発していた人なので、昔受けに行っただけに、辛かったな。面接でレビューをさせられるとは思わなかったよ。
あの会社含めロームとかはソフトウェア無線ASICでもつくればいいのに、結局市場をアナデバに持っていかれそうw
あーイノベーション起こしたいw >>73
設計はするけど、営業なんて技術営業くらいしか相手にしたことないから
誰だって知ってるだろ的に言われても困るんだよね
それも、自分の周りでしか通じない独自の用語を振りかざされても困惑するばかりだわ わからないことは謙虚に聞こうと、上司に教わらなかったのか? >>91
教わったのに忘れるとかどういうことですか?きちんと考えているんですか?
そんな感じw ID:06jGOqbj はストレスたまってるね
仕事できねぇ奴ばっかりでつらいって思ってそう
おつかれさま >>96
いや。通常人の5倍速で仕事をあげてやるから、見積もり金額3倍にして、給与1.5倍キボンヌ >>98
テストベンチ品質の問題だよね
できれば、アサーションまで組んでガッチガッチな状態にしてやりたいけど。
1億10億の量産半導体ならともかく、せいぜい数百万だからなぁ。
そもそも、仕様が確定してないから何がバグなのかお客さんの気分次第なんだぜ。 すごい 精神安定剤で 上司がアホでイライラしてたが
全く気にならない
変わりにアタマの回転速度が落ちたw ざっと見てきたがあほバカばっかりで安心した
この業界安泰だわ 俺の発言が高度すぎて周りの奴らに理解できてない、そんなこともあるでしょう 低脳という言葉を使ってる人はバカっぽく見えてしまう
ごめんね、あくまで俺の個人的なイメージだから
バカだって言ってるわけじゃないから >>107
2chスレで罵倒したい場合は造語である低脳が妥当だろ
ある意味氏ねや池沼と同じ 俺の発言が高度低脳すぎて周りの高度優秀w奴らに理解できてない、そんなこともあるでしょう 直近50レスをななめ読みした限りではFPGAの話題皆無だった・・・(^^; >退職相談したら、退職日一方に決められて悩んでいたwえ?法律違反でしょ?
賞与と引継期間があるから早めに12月末を希望したが
相手の言うとおり、退職願ではなく退職届を11月末で提出したら
その翌日に21-27日まで振替休日入れててクソワロタ
なおわしの有休消化は三日別の上司の言われるがまま提出して承認されてクソワロタ
振替休日いれるぐらい休日出勤しているなら、
雑用でもなんでもいいから仕事振ればいいのにねぇ。
自己保身に走るサイコパスさんは何度も見たがあからさますぎてやべえな。
やたら自己保身のために部下に理不尽な内容を強要するなぁと思っていたが。
自分の技術が未熟すぎてFPGAではこの問題を解決できない。
ドキュメント的にはほぼ完璧に仕上げているが、あとで中身見ないで社内で文句を言い出しそうなので、少しだけ工作員活動しますわ。
どこか業界的に絡むこと皆様とあるかとおもいますが、あからさまにおかしい方(自分?)は切り捨てますのでヨロピク。
自分が切り捨てられる方が先かな〜 Xilinxの今のトップページを見たら、何屋さんなのか一瞬分からなくなります。 >>113
知識はあるけど行動できない家畜自慢か?
何の自慢にもなってないし、自虐にしても寒すぎるって自覚もないようだけど
チラシの裏ですらもったいないくらい内容なんで
どうしても書きたいなら自分の顔にでもマジックで書いておけ >>118
さすがFPGAで独立いた人は言うことが違いますな。 >>120
さすがFPGAでアタマがAI化した人は、餅つきがうまいですな >>121
言うことに独特のセンスが感じられますな xilinxのトップページ、俺も訳が分からない
抽象的なタームの羅列で
目的の情報にたどり着くのに頭ひねる
デバイスのデータシートとツールソフトのダウンロードと
サポートくらいリンク明確にしてほしいわ >>123
そんなわかりやすくすると、サイト訪問者が目的のページ以外に寄り道してくれないでしょうが >>123
Intelに乗り換えようぜ
Xilinxの利点は高度なIPコアが安く使えることだったけど。いまはどーなの make一発でVerilogからビットストリームを生成・転送するMakefileが欲しいんだけど、Xilinxは少し苦労したけどできた
Intelは簡単? >>127
作って使ってる。そんなに複雑じゃない。 2年前ーどこかの会社にに送ったメール
現在、大手派遣会社に属しておりますが、技術・収入 両面での成長に業種上の問題から限界を感じ、意思決定が早い小さな会社を探しております。
(1) 無線IP(研究所レベル)
(2) 画像変換表示
(3) CPUテスタパタンアルゴリズムの検討実装
(4) MEMSセンサのデジタル化
の経験があります。
特に、直近の(4)では英文仕様書を元にお客様の仕様を口頭でお聞きした上、RTL実装・機能試験仕様書・機能試験実装・RTL納品を一人でこなしました。デザイン会社を経由し、ASICに実装後、実機にてRTL的には特に問題が無かった経験があります。
この技能を生かせないか考え、3年ほど前に御社の説明会に参加した際に以前FPGA技術者を募集していたことを思い出しました。
現在の職種にマッチしていなく申し訳ないのですが、数学に詳しい技術者が多い御社にて、より速い動作を求めるお客様のために、応募させていただいた方が良いのではないかと思いました。
最終的には、ソフトウエアとハードウェアという現在の既存の枠にとらわれず、良い物を提供させていただくことが自分の使命なのではないかと感じております。
履歴書などをお送りさせていただいてもよろしいでしょうか。
よろしくお願いします。 だからおまえらみたいなのが量産される
安い給料に幻滅したパワポ職人みたいな奴はコンサル業界や金融業界に転職して、ものづくり産業が空洞化しているのが今の日本やし >>141
パワポ手配師自分では何も出来ない職人は、ルネ〇スだけでなくほかの会社にも多数いるんですか?
色々な会社を回りましたが、多かれ少なかれ全部そうともいえないですよ。
グローバルな視点を持ち、確固たる経営ときちんとした中間管理職。話がわかる総務など隠れたいい会社は多数あります。
技術者に対して低賃金を強いる会社は見捨てられた過去の労働闘争とか知らないでしょうし、この先どうなるんでしょうね。少なくとも皆商社になって必死こいて技術者を探しているさまは笑えます。 優秀なエンジニア欲しいなら金出せばいいのに。
FPGA 使えて基板設計できてアナログわかって
ソフトも書けるリーダーがそんな安い金で来るわけないだろ。 >>143
そうしないと課長や部長より給料高くなって社内秩序(ここ、笑うところ)が乱れる >>144
課長 部長 が 無能すぎてイライラして転職を繰り返す。
hd〇abのシャチョウさんですら無能だなーと感じてしまった私は、なにかFPGA会社でも興してここで
無能だ叩かれればいいですかね? 最近Xilinxの日本語資料が充実してきたよね。
クリティカルな内容は少しプアーで英文資料を読んでもはまるけど。 日本語訳は誰がやってんだろ。
機械翻訳してから人間が破綻した文章を修正してるだけだから、研究でfpga使ってる学部生に勉強がてらアルバイトとしてやらせてあげるほうがずっと質があがるな。
ドキュメント読んで悩んでるときに固有名詞や造語をうっかり機械翻訳してるミスを見るといろいろ情けなくなる。
昔、xは入社後に使ってもらえるように大学での導入に便宜を図ってるって聞いたが。 >>131
結果どーだったの?
大手派遣→零細派遣
でいーの?
これなら電機メーカの社内組織のLSI設計部門とかだとありだと思うけど
派遣がいいかなぁ?俺なら絶対いやだけど >>149
>ドキュメント読んで悩んでるときに固有名詞や造語をうっかり機械翻訳してるミス
翻訳どころか、
読み上げソフトをいじってた時
日本語っていうのは文章内容を理解しないと同じ語句でも発音が異なる場合がいくつもあって、
いくら辞書だけ鍛えても無理ってことがわかった。
内容を理解するAIじゃないと正しい発音ができない。
日本語は難しいというけど、難しい以前に言語として欠陥なんじゃないかと思う。 >>144
中島飛行機のOBがテストパイロットは社長以上の給料をもらっていたと語っているのを
聞いたことがあるが、今の日本にそういう会社はどのくらいあるんだろう 日本の経営者の給料はアメリカと比べてずっと低いと聞いたことあるよ
日本は利益を出せない経営者が多いのかなぁ 日本の経営者は利益が出ても出なくても給料が低い
欧米の経営者は利益が出ると莫大な給料が出て利益が出ないと
モチベーションアップのため、さらに莫大な給料が出る Clocking Wizardって数kHzくらいの周波数って作れないんですか?
valid freq in range 4.687-800.00Hzって出てます。
低周波のクロックってどうやって作ってますか? すみませんMHzの間違いです。
やっぱり自分で分周回路書かないとだめなんですね... >>160
はぁ?
PLL一段で分周回路記述に10分
それがどうしたのかと問い詰めるのに一時間
合計2日ぐらいでできるでしょw 誰もが使う回路を自分が書くということに違和感感じてるんでしょ。
車輪の再発名的な。 業務なんかなら最初から入ってるPLL使うんじゃない? クロックは全て一緒でenableで記述した方がいいかもね >>163
数kHz の PLL は作るの難しそうだな。
ってか、FPGA は、そんな低い周波数で動かすように設計されてないからな。 >>165
結局FF間の配線遅延が間に合えばいいだけなので、低くしても動くはず。
源信を極端に下げるとROMコンフィグレーション辺りには影響しそうだが
この辺は趣味の暇つぶしに誰かがやって
超遅いLチカできたぜー 期待 >>158
・PLLで高い周波数を作って分周する。
・DDSみたいに、レジスタに固定値を加算し続けて最上位ビットを取り出す。
PICマイコン(たとえばPIC16F18426)に入ってるNCOはたぶんこれ。
・外部ICを使う 数キロヘルツは、タイマーIC555か、非安定マルチバイブレータ でいいんじゃね
後者は初期のマイコンになる前の電卓 シャープコンペットの回路の今で言う水晶振動子相当でつかわれていたので、原理的には動くよ。
まぁ、当時のトランジスタの歩留まりの関係だったり、色々ありPNPトランジスタの-24V負論理ロジックだというのはあるけど。
非安定マルチバイブレータは、実は数キロヘルツ発振させるのにいいんじゃねwFPGAの業務では遣うなよw
そんな数キロヘルツのクロック要求されるのなんて、中身74ICの置き換えとかかなぁ 昔のカスタム品のモーターのコントローラICの置き換えとか、用途はありそう。 低周波クロックってあまり使われないんですね。
今まで我流でいじってまして、クロックも閾値付きのノコギリ波作って分周とかしてたんですが低周波になるほどリソース食うので普通はどうするのかと思いまして質問させてもらいました。
皆さんありがとうございました。 >>170
クロック40-200MHZ のまま
enableパルス作ってifでくくると
結局完全同期化できるのでクロックのタイミング制約の.sdc書いてあげればトラブルがすくない >>170
DSPスライス1個だけで48ビットカウントできるぞ。
クロック100Mでも100時間以上。 おまえらさぁ
ネットアクセスが必要な場合OS何載せてんの?
ソフトマクロでもハードでもできあいのCPUに太刀打ちできないし、
めんどくさいからRas pi? 俺は設備の制御機器やってるから組込用PC+WindowsEmbeddedにしてるけど
携帯端末的なものを作ってる奴はWindowsEmbededなんて一瞬でも考えないだろうな CPU抜きでアプリケーション層までHDLで組んでる猛者はいねーか?
結局アプリケーション層がないと使えないんでよほど単純な用途以外はCPU使うよね?
金融取引とかの実装事例は知らんけど これ使えば
https://www.silabs.com/documents/public/data-sheets/Si5345-44-42-D-DataSheet.pdf
8kHzから750MHzまで、
FPGAじゃなくても、
PICでもH8でもRL78でもras pi でもI2CかSPIで、
FPGAの波形とは比べものにならないきれいな波形を出せるよ
リファレンスマニュアル見てると多層基板大変そうだけど >>178
Fmax230MHzに落としてもらえれば三日でスクラッチビルドできるとおもう >>177
仕様書提示してもらえれば3カ月でできるとおもう >>178
中見たけどいらない DA16bitでFPGAでDDS組んでもきれいなはけいだせると思う
特にジッタ
khzレベルFPGAないぞうならなおのこといらない
別用途ならいいんじゃないかなw 「CPU抜きで」では、FPGAに載せるものも含めてのことなんじゃないの?
FPGAにCPU載せて(IP含めて)だったら、猛者も何もないような。 >>184
90fsのジッタをDDSで簡単に実現できるとかwwww
身の程知らずもいい加減にしろ FPGAでインベーダーとかギャラクシャンやるのは
アプリケーション層含んでるよね。 >>185
はぁ?CPU使わずHDLで設計したwebブラウザあったら見せてミロや >>190
ゲームはアプリケーションだけど、
通信とちゃうやん
mac層まで、ipで提供されたところで、単にデータ送信するぐらいならともかく、
アプリケーション考えたらCPUはほぼ不可欠だろって。
ネット上での金融取引ををFPGAでやったことがニュースになるぐらいだからな >>183
仕様書はFIrefox見てくれ。
スイッチオンでCPUなし、OSなし、FPGA Webブラウザなるハードを3ヶ月でできるか?
3ヶ月後楽しみにしてる
2019年2月25日公開な!! >アプリケーション考えたらCPUはほぼ不可欠だろって。
>ネット上での金融取引ををFPGAでやったことがニュースになるぐらいだからな。
この2行がどんなロジックで結びついているのか、ちょっとわからない。
「ニュースになるのは珍しいことだから」という思考の人だと仮定して、
「金融取引をFPGAでやったことは珍しいこと」と考えた。(ここまでは理解できる)
でも、このことが、CPUは「ほぼ」不可欠 に結びつくとしたら、
この人は、「CPUなしに、FPGAだけでネット上での金融取引をFPGAでやった」
と解釈したんだろうか。
さすがにいろいろなところにCPUは介在していると思うよ… CPUは最上位に存在してるだろな。
実際の取引はFPGAが判断して行う仕様だろ
取引時間を問題にしてるんだから。 >>189
その設計仕様は何を根拠に言っているんですかねゲラゲラまず仕様書もってこいや >実際の取引はFPGAが判断して行う仕様だろ
仕様書見てみないとなんとも言えない。
推測するのはいいけど、それで断定的に他人に言えることではないな。 >>197
ジッター90fsは>>178のリンク先のデータシートだろね。RMSだけど。 >>196
もとの>>177は通信には言及してませんね。
あとから出てきた ID:P0NFyIyk さんが、通信に関心がある人で、
「自分が関心があるものは、当たり前のように他人も関心を持つ」と考えるタイプの人なのかも。 通信でもいいんだけど、ブラウザはUIメインだからハード化しにくいんだよな。
curl とか wget ならできるんじゃね? すげえ過去レスのその後を読まずにコメントするのってすごいね… >>204
上司がそれでさぁ。面白いから、ことごとく言葉尻いいだしたメールの内容をことごとく潰している。おもろいけど何かの精神病になるわ(笑) >>201
まぁアスペとかADHDみたいなものね。この業界それで技術者になっているの多いからうじゃうじゃいるわw >>200
あー源信によるんじゃ つうかフェムトってピコ未満の単位だっけ忘れたw >>184
>>>178
>中見たけどいらない DA16bitでFPGAでDDS組んでもきれいなはけいだせると思う
>
>特にジッタ
>
>khzレベルFPGAないぞうならなおのこといらない
>
>
>別用途ならいいんじゃないかなw
で悔しくて負けたくないから、ジッタとかいう話を言い出して
元々の問題のkhz単位でのクロックはどうやってつくるのという回答の何の答えにもなっていないという哀れみ。
部下何人ぐらい潰したのか気になるなw >>210
別に悔しいとか負けたじゃなくて、真面目にジッターが重要な優劣の要素の一つだと思ってるような気がします。
これはまあ要らんだろう、みたいな、ちょっと曖昧な判断が苦手な人がいますよ。
特に自分が良いと思ったポイントについては、それを他人がさほど重要視しないことが理解できないケースがあります。 ピコが10^-12
フェムトが10^-15
小さすぎて普通は使わない単位だ。
俺が知ってる限り超短パルスレーザーくらいかな。 コメント斜め読みしてて、「fs」をサンプリング周波数の意味だと誤解していた。
フェムトセカンドの意味だったのか 立ち上がりと立ち下がり両方使って.5までやらないと
.sdcにタイミング制約書いてやる意味w
自分ツッコミ >>218
>>219
PLL+分周なら当然分数倍の物が作れるけど、原発固定で分周だけなら2^-n倍だけだろ。。。 完全同期式じゃないとまずいんだっけ?
HDLなんて何年もやってないから忘れたw >>222
うん、普通PLLってそうだよね。。。分数倍ってそう言う意味で書いてるんだけど 20年位前にセミナーで分周したクロックを次段のクロックとして使わないでくれって言われたけど、
その辺は変わってないのかな? N分周なんて使っていいのか?
PLLの中とか2N分周とかならまだわかるけど >ID:+D8/3nA5
>その設計仕様は何を根拠に言っているんですかねゲラゲラまず仕様書もってこいや
> ID:1OnL9BHd
>コメント斜め読みしてて、「fs」をサンプリング周波数の意味だと誤解していた。
>フェムトセカンドの意味だったのか
スペックの読み方も知らない。
あほは死ねよ低脳
で、DDSで90fsのクロックなり正弦波なり作ってみろよアホwww
FPGAのPLLとは次元が違うんだよ次元がよwww
常識ないにもほどがある。最低だなお前 >>196
はじめから通信の話しかしてないがな
通信レイヤの話してんのにメクラか? >>199
CPUのわずかなタイムロスを嫌ってわざわざFPGAに乗り換えたことを知ってるのか?
CPU+ソフトが自動売買したんじゃこれまでとおんなじじゃね-かwww
ちったぁ調べてからレスしな。 >>201
>>175からレスしてるのにおまえはめくらか?あ >>225
分周前のクロックも使う時は、クロックの位相に注意必要。 なんか凄い人が来てますが、こんな所じゃ話が
噛み合わないでしょ。
おひきとりになるのが宜しいかと。 いろいろあって、12月も目の前になってきて、寂しいんでしょう、きっと。
クリスマスイブの夜中にデバッグ。ふと見上げた夜空に広がるオリオン座
「ほら、あれがペテルギウス。でも、もう無いんだってさ」
なんて、呟くあの季節がまたやってくる…ってね。 クロックなんかポコポコ増やすもんじゃない
できるだけ一つで動かすようにしないと非同期で死ぬ >>233
せいいっぱいの捨て台詞か?ごくろーさんww
>>237
>クロックなんかポコポコ増やすもんじゃない
増えるかよバカ
Si5342が何かわかってんのか。ド素人かおまえは >>232
カウンタ回して作るクロックは作れないんじゃなく作らない(使わない)んじゃないの?
2N分周に限定するのってそういう話じゃないんだっけ >カウンタ回して作るクロックは作らない
これはなにゆえ? 1Hzのクロック欲しいと言われたらカウンタ回すだろ? 2N分周って言ってるけど
・1/(2のN乗)
・1/(偶数)
の2種類が混じってるような気がする。
「クロックを作る」の「クロック」が
・要するに矩形波
・要するに矩形波。ただしデューティ50%
・同期回路のシステムクロック
の解釈が混じってるような気がする。 >>240
クロックそのものの配線遅延が大きくなり、
結果的に最大動作周波数Fmaxが落ちる
要はトラブルの元
FPGAだと専用回路がつくれないのでPLLとか別モジュール。
ASICだとロジックで組んでそこだけレイアウトギッチギチとかPLLとか
↑
は妄想で書いてます >>243
内部のレジスタの出力を、内部のクロック配線リソースに接続できないのだったら
いったん出して、クロック入力ピンに接続すればいいじゃん。
って>>243は
「クロックを作る」の「クロック」を
・同期回路のシステムクロック
という解釈で言ってますね。 >>244
グローバルクロック配線のことを言っているんじゃないのでは? なぜカウンタ回して低周波クロック作ると配線遅延が大きくなって最大動作周波数が落ちるのか分からん >>247
内部の配線リソースを使わない場合は、レジスタに与えられるクロックのスキューが問題になるのでは。 >>245
その時計から1Hzの信号取るよりカウンタ回す方が早い まあ数KHzなら俺ならMSP430あたりのマイコン使うわ。
ソフトで十分な精度でるしな。 >>250
注文したICが来る前に論理合成が終わるから却下 汎用クリスタルで超精度の出力を得る方法がテーマ?
FFの遅延と組合せてとかそういう話の流れ? >>255
君の話は高度過ぎてここでは誰もついてこれない
他に行った方がいいよ >>242
すみません、1/2のN乗です
1/2分周のカスケードが基本だと思ってたけど内部クロック生成でカウンター回すして作ることってあるのかね 1/2をカスケードするのって、単にバイナリカウンタのことだよね >>257
やる場合はバイナリコードでじゃなくてグレイコード必須だけどね。
ここまでその話はないのか。 複数のカウンタ出力を非同期にデコードしてクロックを作ろうとしてるんだろか。
昔はあったな。
グリッチが発生するからって、デコード出力にRCフィルタを入れて除去するのが。 >>260
非同期でデータ渡す時は使う場合もあるけど
カウンタで使うなんて初耳。
なんで? >>267
一度に変化するラインが減るから、ノイズ対策にはなるかも。 面白そうだけど開発環境がLinuxベースなのが痛い これまでずっとQuartus使ってて、はじめてVivafo使ったんですけど、
プロジェクトのディレクトリ階層がえらく深くなるんですね。
新規のソースとよそから持ってきたソースが
hoge.srcs/source_1/new と import にわかれるとかも管理しづらいような。
これを柔軟に配置するには xpr をいじるくらいしかないんですか?
あるいはこの階層構造のままのほうがいいですか? >>253
論理合成が終わっても、FPGA/CPLDが手元にある前提だから却下
コスパ悪すぎだから却下 >>271
Vivadoだよーん
ISEから変わって管理しづらい
iSIM時々遅くなる 久しぶりにvivado新しいのにしたらUIが様変わりしてた... 同じプロジェクトでVirtex7とSpartan6を使ってるからツール統一してほしい。
ISEは素のWIN10じゃ動かないし。 Windows 10だからダメなんだ
Windows XPを使えば解決 >>276
単に開発終了してアップデートがないだけでは… >>277
Xilinx本社に言え
対応はしてもらえないから、Intelに乗り替えろ macってlinuxの変種だろ?
何とかなるんじゃねーの? BITの転送ツール(iMPACTとかAdept 2とか)だけでもMac版が欲しいかも あとラズパイ版も欲しいかも
いっそソースが欲しいかも >>212
おれのチ〇コ FPGAでフェムトレベルの大きさだぜスゲーだろ 合成を始めて3時間も4時間も経ってからちっさいビットをちょろっと出す遅漏 >>291
早漏だけど遅漏もいるんですね。お互いがんばりましょうw vivadoのGUIがマットなデザインのあれにしたくなくて
アップデートしてない
大体、どこかバグにでも引っかかってなけれはアップデートの必要性感じない 基本的なUIの配置とかは一緒なのに見てくれだけ変わってるのなんなんだ ISEって使いやすかったか?
MaxPlusからはいってはじめてISE触ったとき、
どこをどー触ればいいのかわからなくてめっちゃ苦しんだ記憶がおぼろげながらある >>296
似たようなもんだろ
PC-DOSとMS-DOSよりはもう少し違うってレベルだろ >>298
unixの変種だろ、ってなら間違いは無いが、少なくともlinuxは絡んでいない。
androidはlinuxの変種 >>298
コンピュータを操作するエンジニアの常識として
UnixにはBSDの系譜とSystemV系譜があることぐらいしっとけや
それと
FreeBSDの開発者引っこ抜いていいとこだけ吸い取ったあげく解雇した現MacOSの開発経緯ぐらい知っとけゆとり
しかも、あきらかな間違いを指摘されたら居直るて恥を知れ >>298
LinuxとUnixは似て非なるものです FreeBSDってLinuxバイナリ互換ライブラリとかあるんじゃないの
マックに実装されてるかはともかく バイナリ互換ね
じゃWIndows10でubuntuのバイナリ動くようになったから、
Windows == Linux
だなwww 人は誰だって最初は知らないんだから別にUNIXとLinuxが全く別物だということを知らなくても
それについてどうこう言う意味もないし恥じる必要もない
以上です〜 開きおった「似たようなもんだろ」が余計だったんだよ でも似てるじゃん
車を知らない奴でも軽自動車とトラックを見間違えることはないけど
OSをある程度知っててもBSDとLinuxの区別はつかない
区別がつかないのは似ているからだ >>312
そんなもんunameで実装されてるOSが判るだろ
その程度の知識がないのに似てるとかw >>313
お前さ、試しに道を歩いている奴を先着10人つかまえて、聞いてみろよ
BSDとLinuxの区別がつくかってさ
その結果が世間の常識なんだよ
自動車とトラックなら10人中10人が正解を答えられるぞ >>314
道行く一般人とこんなFPGAスレに書き込む人間に有意な差が出るのは当たり前だ。
話をすり替えるなw FPGA/CPLDに詳しい奴がなぜUNIX系OSまで詳しいといえるのだ?
全員がUNIX系OSをやっている必然性はどこら辺にあるんだ?
昔話はいいから、今の話でしてみな >>316
お前の認識では道行く一般人にはPC-DOSとMS-DOSの区別はつくらしいなw
298 名前:774ワット発電中さん[sage] 投稿日:2018/12/04(火) 23:04:50.06 ID:zSIznaNI
>>296
似たようなもんだろ
PC-DOSとMS-DOSよりはもう少し違うってレベルだろ >>317
お前は日本語ができないようだな
BSDもLinuxも区別がつかない
PC-DOSもMS-DOSも区別がつかない
というのが俺の話で、お前の話では区別がつくということだ。
区別がつくというのであればその証拠を見せてみろといったのだよ
曲解もしくは語学力の乏しさの披露はいいんで、
早く区別がつくのが常識である道理を示してくれよ。 >>318
298に同意してこんな事書いてるんだろうがw
312 名前:774ワット発電中さん[sage] 投稿日:2018/12/07(金) 15:36:02.21 ID:H3KYNygd [1/4]
でも似てるじゃん >>319
BSDもLinuxも似ていて区別がつかないと言ってるんだろうが
小中学生ならちゃんと先生の話を聞いて勉強しろ
高校以上なら夜間中学に通いなおせ
夜間中学は会話はできるが日本語の文字が読めない奴だけでなく、
他国からきて日本語がさっぱりの奴も行ってるから
お前でもなんとかやっていけるぞ >>320
だからunameって打てばOSの名称が判るんだよ。
良かったな、一つ勉強になったろ? 'uname' は、内部コマンドまたは外部コマンド
操作可能なプログラムまたはバッチファイルとして認識されていません。 >>323
お前はWindows系とUnix系の違いも判らない位バカなのかw Intel Xilinx の非純正ケーブルでいいの教えてw intelは安いパチモンがいろいろあるけど(ebayとかで売ってる)
xilinxのは高めだな といっても有寺用で500円
剤用で3000円でおつりがくるくらい >>330
わざとやってるんだからそっとスルーが正解 てか、FreeBSDとlinuxの区別もつかん馬鹿にとっては
VerilogもVHDLも一緒なんだろなwwww
そもそも、menterあたりのFPGAツールはunixプラットフォーム用も配布してるのに、
使ってるOSが何か区別しないでよくエンジニアつとまってるな
どしろーとの単なるFPGAままごとやってる輩か?
それともゆとり馬鹿ここに極まれりか? ところでお前ら、エディタはVivadoとかQuartusのを使ってんの? >>340
MAX10使ってるからVivaduだな まあ世界人口の約9割はEmacsよりVimを選ぶと思いますけどね emacsでソース入力とかそんなのどかな開発スタイルが未だに通用するか?
まぁHDL程度なら書けないことはないかもだが、
言語の予約後だけじゃなく、階層の深いClassなんか正確に入力するのはライブラリに対応した入力支援やドキュメント参照機能は必須
cc-mode.elなんかじゃ話にならんし
使うとすれば、統合環境のエディタ+keyhac+fakeymacsだろ
Visual Studioのエディタなんか開発ツールとしてみればとてもemacsじゃ比較にならん
だいたいemacs欲しがる層は機能云々よりSunのキーボードを元に作られたemacsのデフォルトのキーアサインになじんでしまった
今もHHK使ってる元Sunユーザーだろ。なんで今時のゆとりユーザがemacs欲しがるのか理解できんね。
ちなみに俺は元ss2,ss10、そして現hhkユーザだけどなwwww VScode一択かな
会社では俺しか使ってないけどな
他の奴らは秀丸エディタ そんな俺環云々言われても何の参考にもならない
xilinx,altera統合環境のエディタってまず描画エリアが制約されるのが気に入らない
クラスライブラリ使うわけでもなし、手になじんだ外部エディタ以上の利点があまりない
あまりカスタマイズできないし、好きなの使えばいいよ
自分は昔mifesで最近はサクラ
しかしTAB3スペースってなんだよ >>352
Quartusのデフォルトがスペース3個じゃね? お気に入りの環境でないと仕事ができない、と喧伝するのは自由だけど… >>351
VSCode気になってるんだけど、どう? 俺は編集はvimでちまちまと。
FredFishの頃からずっと。 >>356
VHDLでしか使ってないけど、便利だよ
他のエディタだと色々と設定が必要なことがすぐできる
スニペットも用意されてるのがあるし std_logic_vectorと(others=>0)はマクロにしてる (others => '0') は単語じゃないので俺のエディタじゃ補完してくれないんだよね。そうか、マクロ登録すれば良いのか。 >>360
わかってねーな
そんなもん設定してる時間が無駄って話
今どの言語使ってるのかエディタに教えてやるだけで、
細々した設定する時間セーブできて、自動でそこら処理してくれるのがプロ用
プロ用ってのはそういう話だから >>361
じゃこれまで、一度もミスタッキせず入力できたのかよwww
アマチュアの話はどーでもいいんだよ。好きに使えって話 >>366
そのプロ用の素晴らしいエディタの名前を教えてくれ >>376
分かってないな
無能な上司は明後日の方向を向いた指示を出して現場を引っ掻き回す >>377
わかる
まったく頼りにならないから報連相もしたくない(けどしないといけない) vim厨は自称玄人アピールしたくてイキってるうわべのやつと、ショートカットガチで使いこなして他のエディタでは到達できない編集スピードを実現してる本物と二分される 経験上自分はすごいんだぞって感じを出しちゃうやつは小物である法則がほぼ100%成り立ってる >>381
サーバ構築やってたからvi派だった、emacsなんかは
素の状態では入って無かったし。
端末設定までは、exモードでラインエディット
はい、ジジイです。 >>386
つまらん釣りは海か川か湖か市ヶ谷でやってくれ >MAX10はインテルだろ?
に対する
>アルテラだろw
という認識がおかしい、ってことは >>398 は分かってるんだよね? >>388
そう思ったけどおれなりの優しさで>>387を書いたが、当人ははぐらかしてきたようだ 分かっててボケてるんだろ
アルテラもvivadoも 匿名掲示板の基地外を矯正するほど
無駄な時間の使い方はない。 >>25 まさに真髄をついてるね。 エンジニアとはそう言うもの。
何かを達成することが目的であり、そこに到達するためにどんな道具を使おうが、ハード、ソフトを問わない。
FPGAはその辺りを柔軟に解決できる場合があるからそれを使えるくらいはできないと、FPGA使うと言う発想ができないだろう。
最近衛星に乗せて実証実験が始まったNB-FPGAは面白い。
NIMS 産総研、NECが開発した、原子スイッチを利用したFPGA。 NECのブランドでは、Nano Bridge FPGA
NB-FPGA
原子レベルで回路の結線を切り替える。 不揮発性。
省スペース、省電力。
原子レベルで結合してるから半導体レベルのスイッチより100倍は信頼性が高い。
----お
革新的衛星技術実証1号機
http://www.kenkai.jaxa.jp/kakushin/kakushin01.html
(1)革新的FPGA(NBFPGA:NanoBridge based Field Programmable Gate Array)
テーマ名「革新的FPGAの耐宇宙環境性能軌道上評価」(日本電気株式会社)
我が国独自の動作原理(原子スイッチ:ナノブリッジ)に基づく革新的FPGAであり、
書換え可能ながら回路構成情報を蓄えるメモリは不要で、回路構成情報に関する放射線ソフトエラーの発生確率が小さく、 高信頼化が可能かつ最先端FPGAと比較しても大幅な低消費電力化、および小型化が可能なFPGAの軌道上実証を行う。
――
これは圧倒的に放射線に強いと言うことを実証する為にやるんだけどね。 >>37 それはお前が 本質を見失ってるからだよ。 言葉だけで庶民は飛びつくが、本質的な事はいつまでたっても変わらない。
柔軟な発想を持ち続けることが大事なんだよ。
マイコンでも、超大型コンピューターでも、PICでも、FPGA でも、AI チップでも
必要な時に必要な素材を使えば良いだけの話。 >>36 物理的な限界に達してるからそう言う発想になるが、別にコンピューターが最初からデジタル2値で作られてたものではない。
昔はアナログコンピューターもあった。
今ノイマン型の限界との話題がで始めてるが、それは当然のことで、昔々から論理的には多値が可能性を秘めてることはたくさんの論文が出てる。
人間の脳も二値で実現するのは難しい。
少し上にあげた、NB-FPGAで使ってる原子スイッチは抵抗値が変わるから、アナログ的なアウトプットができる。
うまく利用すれば、ノイマン型を卒業できる。
人間の脳をよりよく再現できるだろう。 >>46 本田宗一郎、井深大、豊田喜一郎、ビルゲイツ、スティーブ・ジョブズ、エジソン 放射線といえばActelの印象
今はもうMicrochip? >>397 既にFPGAは非ノイマン型に分類されてるみたいだな。
>>400 マイクロチップという意味がわからないが、FPGAの集積度もものすごくなってるんだな、色んなCPUアーキテクチャをそのまま入れ込むこともできるとか。
三菱電機、小規模なFPGAにも実装できる「コンパクトなハードウェアAI」を開発
https://www.eda-express.com/2018/02/fpgaai.html
2018年2月14日、三菱電機は同社のAI技術「Maisart(マイサート)」をベースとしたハードウェアAIの開発を発表した。
発表によると今回三菱電機が開発したのは、ディープラーニング推論用のFPGAで同社のAIアルゴリズムを最適化してFPGAに実装したもの。
FPGAへの実装にあたりAIアルゴリズムの計算順序を効率化することで、従来の推論の精度を維持しながら処理にかかる演算時間を10分の1に短縮した。 >マイクロチップという意味がわからない
面白いな。Microchip と書かれているものを マイクロチップ と読み替えるだけで、一般名詞になって元の意味が薄くなってしまうんだな。
カナ表記のマイクロチップだと、固有名詞なのか一般名詞かわからなくなるね。
>>401
Microchipと書いてくれたのだから、安易にマイクロチップと解釈せずに、Actel Microchip で調べたら「意味がわからない」ってことはないと思う。 今はmicrochipのatmel社もfpga売ってたんだがなぁ… >>405
Atmelの名前を初めて知ったのは、AVRではなくて、EEPROMか16V8だった気がする。
SPLDの頃は、結構シェアがあったんじゃなかったっけ。 >>50 昔から電気労連関係は安い。ブルーワーカーもホワイトワーカーもあまり変わらん。
しかも外注を二次請け三次請けと使うから末端はべらぼうに安くなる。 >>405
今はって、ずいぶん前からだろ。
AT40K >>409
>>405の「今は」は文脈からいえば、「atmel社もfpga売ってた」にかかっているのではなく
「今はmicrochipの(傘下に入っている)atmel」の意味でしょうね。 どういうことだ?
仕様書を読み書きできないのに仕事なんてできるのか? >>414 英語で (仕様を討論出来る) 読み書きできるレベルだと日本語ももっとマシな人間が多いけどな。 2018年10月03日 15時17分 ハードウェア
半導体技術を無料のオープンソース化する「FOSSi」に対抗すべくArmは技術財産を一部制約つきで開放
https://gigazine.net/news/20181003-arm-designstart-fossi/
一般的には高い使用料を払う必要がある半導体技術をオープンソースにし、誰でも自由に無料で使えるようにすることを目的とした非営利財団The Free and Open Source Silicon Foundation(FOSSi)に対する関心が高まっています。
既存の半導体メーカーにとっては脅威となるこの動きに対し、半導体設計大手のArmは保有する特許技術財産の一部を制約つきで開放しました。
FOSSiの取り組みにはWestern DigitalやNVIDIAといった著名メーカーが高い関心を示しており、ライセンス料の発生するプロプライエタリなコアから、「RISC-V ISA」をベースにしてライセンス料が発生せず改変も完全に自由なFOSSiのコアへと移行を進めている状況です。
半導体各社にとってはとても看過できないこの流れはArmももちろん把握しているのですが、当初示された対抗策は「反RISC-Vに焦点を絞り込んだアンチマーケティングを行う」というものでした。
しかしこの動きは半導体コミュニティはおろか自社内のエンジニアからも批判が集まったことから、実行に移されることはありませんでした。
そんなArmが次に打ち立てたのが、「DesignStart FPGA」プログラムと呼ばれるもの。
埋め込み系向けに設計された「Cortex-Mコア」をロイヤリティフリー・ライセンスフリーで提供することで、デベロッパー勢をArmが形作ったエコシステム内にとどまらせようとする取り組みでしたが、その姿勢はFOSSiが示しているものとは正反対といえるとのこと。
以下略
FOSSiのは、利用自由。 free as in speech 表現の自由。
ARMのは、利用無料。 free as in beer ただでビールを飲めるのと同じ。
最近Coretex-M の入ったFPGAがいろいろで始めたのはこのせいだな。 2018年10月19日
組み込み開発ニュース:
FPGA向けCortex-Mプロセッサを無償提供
Armは、ザイリンクスとの協業により「Arm DesignStart」プログラムを強化し、FPGA向けの「Arm Cortex-M」プロセッサを無償提供する。
低コストで迅速なFPGAシステムの開発を支援する。
http://monoist.atmarkit.co.jp/mn/spv/1810/19/news057.html
Armは2018年10月1日(現地時間)、ザイリンクスとの協業により「Arm DesignStart」プログラムを強化し、FPGA向けの「Arm Cortex-M」プロセッサを無償提供すると発表した。、低コストで迅速なFPGAシステムの開発を支援する。
2010年から開始したArm DesignStartでは、ArmのIPとサブシステムを低価格または無償で提供している。、ザイリンクス製品とのFPGA統合により、「Cortex-M1」「Cortex-M3」のソフトプロセッサIPをライセンス料やロイヤリティーなしで利用できる。
今回の協業により、ザイリンクスのFPGA「Spartan」「Artix」「Zynq」シリーズを対象とし、プロセッサアーキテクチャの標準化を進める。
また、「Vivado Design Suite」を介して、ザイリンクスのシステムやペリフェラルIPと統合することで、Cortex-Mプロセッサ搭載FPGAシステムを開発できる。
例えば、Zynq SoCポートフォリオに組み込み済みのCortex-AプロセッサとCortex-MソフトIPを使用すると、1つのプロセッサアーキテクチャ上で複数の演算エンジンに処理タスクを割り当てられる。
近年、FPGAやPLDに対する市場のニーズは高まっており、2016〜2022年の出荷量は74%増という予測もある。今回の協業で、各アプリケーションに適した柔軟なFPGA設計をより短時間で達成できるとする。 将来バージョンのVivadoとかで、microblazeみたいにarmが使えるようになるんじゃね
すぐには多分無理 FPGAもプロセッサという言い方してるのをみたことある。
ノイマン型にとらわれないプロセッサ そろばんなんかもプロセッサと言って差し支えないだろうか そろばんってのは仮想記憶してるだけで
計算はあくまでも頭の中でやってるから
どっちかいうとメモリだな どっかのアーキテクチャ本の演習問題で見かけたやつや 人間自身をプロセッサだと思えば立派なコンピュータの出来上がり。
昔はほんとにそう呼ばれてる人たちがいたみたいだけど。 人間をマルチコア配置しても協調動作しないしエラーも頻繁する >>425
暗算の得意な人はよく「頭の中にそろばんを置いて・・・」なんてこと言うけど
あれは仮想メモリ(仮想記憶)になるのかな 最近FPGA弄り始めた者なのですけれども、quartus2で論理合成後にLE内のロジック書き換えることって出来ますかね?
ユーザーガイドとか読んでみたのですけどちょっと分からなくて・・・ >>433
リコンフィラブルプロセッサとかそれでググって
昔流行って廃れた
基本的に論理合成→配置配線 の後は出来ない。
理由はわかるよね? >>434
少しそちらを調べてみます
>>435
さんの仰るように論理合成後のコンフィギュレーション前で.voファイルを書き換えたいのですがそれでも厳しいでしょうか? ISEだと合成してからGUIでLUTをいじれる。
Quartusも同等なことができそうなもんだけど。 もうALTERAは親方Intelでやる気ないだろ
Xiは高位合成まで無料提供して勝負あっただな そのうちXilinxもIntelに買収されたりして 寺と罪で競い合ってきてツールも進化してきたんで、
片一方がやる気なくすと停滞しそうだな
無償ツールが有償化されたりしてな intelってこれまで通りAlteraのFPGAチップやツールを外部に対して販売していく気あるの?
それとも、CPUにFPGAを取り込んで内部事業として展開していく気なん?
キーパーソンだけ引っこ抜いてあとはまた分社してほっぽり出すとか? >>442
サーバーとかAIとかでFPGAの需要は増えるだろ。 いまさらAIがそんなのありましたっけ?とはならんだろ >>443
だから鯖にCPUは必要なんだからそのために買収したのは誰もが知ってる話で、
CPUの一機能としてFPGA技術がほしくて、少量ASIC代わりのGAとして使ってたこれまでのユーザは捨てちゃうのかどうかって話よ
買収前は、Intelの思い描くビジネスモデルとAlteraのビジネスモデルは大分違ったはずなんだよ。
AlteraをCPUの機能強化のためにだけ買収したのか、これまで通りのFPGAビジネスの継続を念頭においてるのか
そこがいまいちはっきりしないんだが、ツールの充実度見てるとあきらかにXiの後塵拝しつつあるだろ。 FPGAが態々買収するほどの価値のものがあるのか気になるなあ
確かに使いこなせば高性能なのかもしれないが ロマンは感じるけど、現時点では使い道が限定されてるよね >>448
少なくとも金融取引だとFPGA使うのがトレンドだけどね
じゃ、GPUがだめとも思えないんだよな? マイニングはASICがメインらしいけど
金融は違うのか 各社別々のアルゴリズムを使ってるだろうし、
少量多品種ならFPGAではないかと >>452
その分野の場合、少量とかじゃなくて、
動的に書き換えられるからFPGAなんじゃないの? >>453
一応コスパ的に少量FPGA>少量ASICになるし、少量だからFPGA採用っていうのもありなのでは >>453
動的に書き換えるなんてアプリケーションとしてあるの? >>456
俺もそう思った。
>>453と>>455が想定する「動的」の時間頻度はどれぐらいなんだろう。
(1) 1秒の間に何回でも
(2) 1時間に1回みたいな
(3) 用途が変わったらそのときに
(4) アップデートがあったらそのとき
ある程度汎用に作られたPC拡張基板で(3)のものは見たことがある。 GPUには通信用MACとかPHYとかを
直接くっ付けられないからだと思うんだけど
株やFX取り引き用途なら、通信が重要でしょ…
緊急ドテンする為にw 最近、このスレのレベルが一気に下がった原因はなに? >>458
証券会社内のサーバーラックを間借りして、
サーバーと直結してるのでなけりゃ、どうせネット経由の100Mbpsとかだろ。
そんなのCPU経由してたって、誤差程度の違いしかない。 そもそも金融取引はレイテンシー最優先なんだから
スループット番長のGPUに用はない。 >>454
サーバーは、速度よりも 帯域 が必要だからな。
ハード的に並列処理可能なFPGAが使われるのはその為。 >>460
ここで言われてる、金融向けFPGAボードってのは、HFTで使う装備であって
まさに、その為のシロモノだろ? >>462
数値データやり取りするだけだから帯域なんてほとんど必要ない。
何も知らんやつが多いな。ってか考えれば分かるだろ。 HFTでFPGAは2012年頃にはブームになってたのに
パケットのデータを直接FPGAロジックで組んだアルゴリズムに入れて売買決定するんだよ
光をぶっ刺してギガの帯域でそれをやる
レイテンシはnsオーダーで一定である必要があるからCPUでは無理でFPGAか専用チップが必要 >>465
それぐらい簡単だから、年収1000万円以上ならやってやるわ >>466
1000万円でいいのか。
金融取引だからプレッシャー凄いらしいぞ。 >>466
性能でなかったときとかの保証も入ってそのお値段?
向こうは札束で金塊を洗ってるような仕事だからどこかの暴利な金貸しよりも損害額はおっきいで? >>469
保障は設計精査する金融の銭ゲバがやるんでないの? >>470
そいつらは利益を得るだけ
責任はお前らが取るに決まってるだろ >>468
普通のサイトでも何万アクセスはあるだろ。
お前のホームページは100アクセスくらいかも知れんが。 >>471
年収1000万円三年もらったらとんずらするべ 簡単にトンズラできるようなガバガバな契約書になってるわけがない
契約についてはお前らより向こうがプロだ >>475
キレイなお姉さんとカバガバ出来るならやるべ そういう話はしていない
お姉さんは自力で見つけるべし >>479
じゃあ年収1000万円以上ならやってやるわ >>475
一従業員から搾り取れる物なんてたかが知れてるからダメならクビにするだけだぞ。
ヤクザと勘違いしてないか?w >>481
面倒くさいからやらない
金儲けに使うなら、3割くれるならやってやってもいい
いやなら自分でやればw サイバー大学はそのへんの田舎国立大や大学院よりも実践的な教育ができますよ 取得できる学位が違います
放送大学は学士(教養)
サイバー大学はIT総合学学士
放送大学はITだけじゃないってことですよ
心理学や自然科学などもあります IT総合学学士なんて聞いたことないんだけど?
そして博士取得者居るの?
いったいどの雑誌に投稿すればいいのさ?
ふつーに信学会で電気工学博士がいいわ まぁ学士の名前は自由に決めれるからな
博士は決まってるけど 放送大学のコンピュータのしくみの授業、ALUの回あたりになるといきなり
プリチャージロジック(CMOSダイナミック回路)が出てくるので戸惑う。 コンピュータのしくみの講師って前の学長さんじゃん
何やってんだあの人w >>491
このスレにくるようなプロが、そんな役にもたたん授業見るなよwww XLINXのQFPパッケージって、Spartan6 しかありませんけど、今後はもう発売されないのかなぁ。
Spartan6 もいつまで販売されつづけるのか不安です。 >>495
「今後は新しい製品が発売されないのかなぁ」、に訂正します。 >>57
研究者にとって、素早く動く物をつくってくれるって、凄く有り難いと思うのだがな。 クラウドファンディング絡みのFPGAボードって妙にLattice多い気がするんだけどなんで?
ホビーに向いてたりするの? リソース小さくて一見何もできなさそうなのがファンの何かをくすぐるんじゃね 今更ですが、ISE 14.7のSDKって有料ですか?無料ですか? 放送大学面白いのに…
他の通信制大学に比べて学位も取りやすいからいいのに このスレにいるならマスター程度ぐらい持ってるだろ
学士号でもHDLやってたならそれなりだろ?
専門?ならしゃあねーな そういえば就活の時にHDLやってますって言っても全く見向きもされなかったなぁ... 給料高いのはスタンプ押すだけの人、パワポ作るだけの人
コード書く奴なんて最底辺。 https://tech.nikkeibp.co.jp/dm/atcl/column/15/417263/020700158/
物作りでは、アメリカは唯一3GのQualcomm特許にぐらいしかないのに、
Huaweiはその尻尾踏んだんだな
しかし、日本メーカーどーるすかな?サムチョン業績はすぐ地に落ちるんで、
真のコンペティターはシナなんだよな。 ルネサスが半導体IPのライセンスを拡販、「RX」や「SH」をFPGAに組み込める
http://monoist.atmarkit.co.jp/mn/spv/1809/21/news055.html
ルネサス エレクトロニクスは、半導体の設計情報であるIP(Intellectual Property)のライセンス販売を拡大する。
従来は特定の大口顧客が要望する際のみに提供していたが、年率10%以上で成長しているIPライセンス市場に参入する。
FPGAによる先行開発を行うユーザーであれば、ルネサスのIPを使ってソフトウェアの早期開発や先行評価を行える。
さらに、低価格化の進むFPGAを使ってそのまま量産をスタートすることも可能だ。 RXやSHはともかく
ほかのIPは、
そもそもルネから買う意味あんのかな?
Xiや寺が無料提供してるIPを有料販売したりしてな
金払うメリットあるIPなら話は別だけど >>512
RXとSHなんて売れ筋というかメインなんじゃないの?
IPってほどまで触ったことないけど解析できるんじゃないの?
多分詳しく話を聞くと一部しか出してないんだろうけど、
それとFPGAの載ったハイブリットIC作ってくれって言われて無理って言うにも難しく
(例えば震災での暫定乗せ換えとかを盾に言い寄られて)
渋々一般(孫請けとか少量顧客)にも出したんじゃないかな。
ルネにメリットのあるソフトウェア資産でも零細顧客は安いんでサードパーティ使ってくださいよ、って言われるから… 膨大な品種のマイコンを生産し続けるのは大変だが
少品種のFPGAなら可能。 全部入りを作って、顧客毎に機能潰せばいいんだよ。
インテルみたいに。 >>517
英語わかんないお客さんならメリットあるかも。
今時そんな客がいるのか知らんけど。 >>518
FPGA業界としてルネサスと付き合うメリットはなにかと聞いているのだけど でも本当にそれしかメリット無いだろ。それ以外で思いつかん。 >>522
それおれがルネサス派遣されていた頃に、つくって試験の一部をやったわw >>514
RX SH の周辺回路IP はタイマーは ともかく
害虫だったような気がする。
Ethernetは設計書にNSWと記述されていた記憶はあるが CPUとしてはRXでぎりぎり存在価値があって、それ以上はもうARM一択だよなRZだってARMだし
今更SHはもうないわな。FPGAにのせるIPというならなおさらSHなんて載せる意味ないんじゃないの?
ルネのCPUとして一番存在価値あるのはRL78じゃないかな?
消費電流もさることながら、CISCのくせにほとんどの命令がが1クロックというのは同クラスのマイクロコントローラとして他にない 大体FPGAでCPU載せたいならソフトコア選択する? 質問あるんですがいいですか
quartus U を使っていて、chip plannerでLEの位置やLUTの配線を手動で設定してコンパイルすると固定されるのですが、他の記述を変更してもう一度コンパイルするとまたバラバラになってしまいます
これをコンパイルしても固定したままにすることはできないでしょうか? CPUでFPGA制御するなら
あるでじゅーーーの とか PIC とか STM で I2C
かUSBーUARTでよくね? >>530
Xilinxはフロアプランナーで右クリック固定 変更点部分のみ変更があった気がするもう10年前の記憶だけど
VHDLとかverilog変更しているんだよね?
変更したら論理合成結果変わるよね?
論理合成結果変わっているのに配置配線固定するとかいったいツール側でどうやって実装したらいいん? >>532
すみません
イマイチ論理合成というものがわかってなくて…
じゃあ記述を変更したらバラバラになってしまうものなんですね
ちなみにverilogを変更したら論理合成も必要なんですか?
一応コンパイルするだけでも変更が適用されてたのでコンパイルだけでいいかなと思っていたんですが 何が目的?
タイミングがクリチカルとかで位置を指定したいのか? >>536
HDLコードをコンパイルで何が悪いんだ うろ覚えだけど回路合成のことをコンパイルと言っている本もあった気がする 普通にあるよね
ハードウェアを主張したいかもしれないが
FPGAもPLDにしても、プロセッサなんだよCPUの類い >>533
例えなので正確ではないのだけど
HDLの記述を回路図にするのが論理合成
回路図からFPGAに回路を実装するのが配置配線
HDLの記述を変えたら、デフォルトではツールは全部論理合成し直す(回路図を作り直す)
すると微妙に回路の要素が変わるので、配置配線も最初からになる
ツールに「前の記述から変わったとこだけ作り直して!」って指示してあげれば良いんじゃないかな
やり方は知らんけど >>542
変更箇所だけコンパイルするのは有料版でないとできない
すでに有料版ならサポートが教えてくれる >>541
PLD はプロセッサじゃないだろ。
それなら ROM もプロセッサだ。 >>545
はぁ?寝ぼけてんのか?
PLDがプロセッサじゃなく、FPGAはプロセッサかよwwww
双方の外部から見た機能の違いを言ってみろマヌケ
それどころか、機能性LSIならプロセッサだ
コーデックチップだってプロセッサ
そして、メモリは機能性LSIとは言わなぇんだよ。ドチロート
メモリと機能性LSIに分社してエルピーダとルネサスができたんだろがアホ >>546
PLD は FPGA の上位概念だろ。
PAL16L8 だとレジスタなしだから ROM で置き換えできるのは知ってるよな?
http://www-ee.eng.hawaii.edu/~tep/EE260/Notes/PAL/Figs/pal16l8.gif それがどうした低能
PLDもFPGAもユーザがロジック回路をプログラマブルに構築可能で、
同じ目的に使えることを言ってる。
SRAMもDRAMも揮発メモリという意味においては同一機能を有するというのと同じだ。
文章を理解できないのか文盲 >>547
だれが内部構造の話をしてるんだ
繰り返す
PLDとFPGAで外部から見た機能の違いを言ってみろマヌケ >>546
そうか、74HC は機能性IC なんだな。
そもそも機能性ICって何だ?ASSPか? 多分彼はGALもPALも知らないんだ。
PLD と言えばそのへんだよな。 >>541
どうして
FPGAやPLDがプロセッサにもなれるだけで
他のものにもなれるけど。
他の世界を見てみよう 勢いでFPGAを買ったけど想像以上に使い道を思い浮かばないわ
最初はAD9283でオシロでも作ろうかと思ったけど、よくよく考えるとARMマイコンでも十分そうだし。
いったい何を作るのがおすすめ? CPUの作り方に出てくるCPUを作りこんで、ラーメンタイマーを作って
ラーメンを食ってからもう一度書き込みたまえ 趣味ではなかなか難しいねぇ
カメラ画像のリアルタイム処理や金融の高速売買のように、製品や研究の例は少しだけ知ってるけど >>555
DA 2個つけて、オシロスコープに絵を表示させる >>554
それをいうならCPUでもバスマスタで内蔵メモリを解放して単なるメモリとして使用できますが何か?
揚げ足とるなら自分がとられないよう細心の注意を払おう >>554
そもそもおまえはFPGAもPLDも海外文献ではCPUと同じようにプロセッサと呼ばれてる事実も知らないんだなwww
ちょっとは日本語以外の世界もみてみよう >>550
>そうか、74HC は機能性IC なんだな。
その通りですが何か?
https://www.renesas.com/jp/ja/products/timing-digital-logic/digital-logic-ic/rd74hc.html
ちなみにDRAM会社と分社された旧エルビーダにもマイクロンにも74シリーズなんてラインナップされてませんが何か?
おまえの完敗 ( ゚∀゚) アハハハハノヽノヽノ \ / \ / \
ルネサスとエルピーダの設立経緯も知らねぇゆとりかヤレヤレ ┐(´ー`)┌ マイッタネ >>556-558
多少は実用性のあるものを作りたいんだよね…
とりあえずADCも2台購入ずみだからタイム・インターリーブで高速サンプリングでも目指すかな >>564
ペッパー君ですらほぼガラクタなのに何を作りたいのか >>564
いきなりハードル上げても何もできずに挫折して終わるぞ
helloworldも出力できないのにドラクエ作りたいとか言ってるようなもんだ とりあえずディスプレイに適当な画像か模様を表示させてみたらどうよ
VGAなら極端には難しくないし、見えるものができると少し楽しくなると思うぞ >>559
あれは凄いよな
検索するとPCどころか
CRAY-1作ってる奴がいる
凄すぎるよ FPGA勉強しようとしてspartan3で始めようとしたらwin10で使える現行の開発環境ないじゃんこれ
iseはspartan6で最後みたいだし
みんなどうしてるの?
しょうがないから秋月で入手出来るlatticeのxo2?とft2232の組み合わせで始めようと下調べ中です
何かアドバイスとかあったらお願いします iseは保証はないけどwin10で動かなかったっけ? とりあえずNexys A7が色々入りで安めで入門にいいかも win7機を買おう
ドスパラかヤフオクあたりで安いものを探して >>574
zynq をただのFPGAとして使うのは至難の業。 linux無しでただのARMマイコンとして使えるよ
最初のうちはマイコン側は何も無しでconfigだけさせてもいいし Zynqはコマンドラインでコンパイル・ELF転送するやり方がなかなか調べられなくてなぁ
できるの? ARM は何もしないでHALTして欲しいんだが
勝手に起動しようとしてI/O書き換えるから迷惑。 >>571
windows10対応しているのはspartan6対応というか専用みたいなバージョンがiseの最終版って感じみたいでした >>573
ネットに沢山情報があるのと安いのとspartan6まで必要性がないと判断したからです >>574
ありがとうございます
秋月取り扱いはポイント高いですね
調べてみます 皆さんコメントありがとうございます
ざっと感じた印象は新しいデバイスを素直に使えってことでしょうか
zinqかmicroboardかde0?あたりに絞って検討してみようと思います >>585
zynqのCORA Z7買ったけど、
ダウンロードケーブル不要で、
一万円代前半だったな。 DE0はもうQuartus対応してないのがな
今からならDE0-CVを買うほうが良いが、初心者は書籍を頼りにDE0を買ってつまづいてしまうのだろうなと思ってる DE0は高機能だけど安いからねー
しかしcyclone3なのにもう対応しないのか
intelになってシビアになったのかな? 旧バージョンダウンロードすれば大丈夫。新OSサポートしてなくてもとりあえず動く。種味で使うだけなら気にすんな win10は俺も14.7(VM)しか動かなかった気がするけどなぁ そうそう
zynq面白いよ
alteraの方が好きだったけど最近はxiの方がツール頑張ってる感じがして魅力的 ツールはもっと軽くしてほしい
最初から数ギガバイトもダウンロードさせるのは、初心者になかなか勧められない ツールのサイズは昔から巨大だったし、
HDDの大容量化からして相対的に控えめな肥大化だと思うけど。Visual Studioとかもうね。
初心者がわかりにくいのはサードパーティーツールがいろいろ機能制限ついた状態でフィッタに添付されてることだろ。
俺としてはサイズ云々より、ツールの内製化をできるだけ進めて機能制限を排除するのが好ましいと思う。
その点Alteraは旧態依然で進歩してない。サードパーティーツールの最新版をロハ提供なんかできんしな
SystemVerilogとか機能制限つけてるし、そもそもmodelsimてメンターはQuestsimに変更されたんじゃないのか?
シミュレータ速度をわざと遅くするとかの制限は未だ健在なのか? 論理合成のツールはクラウド版があるといいんだろうね
CPUパワーの点でも クラウドは流出怖くて出せないだろうな
しっかしvivadoを16から18にv.upしたら
画面デザインがタイルUI風に変わって判りづらくてかなわん
MSに右ならえも大概にしてほしいよ
しかも16から18にprj持って来たらうまく合成できないし
prjコンバータのバグか? クラウドになったら
それこそ旧製品サポート打ちきりになったら旧版入れてとか出来なくなるけど… >>598
aptで数分でコマンドライン版がインストールできるのが望ましいと思うんよ
>>599
そうだね、クラウド版も欲しい
あと初期設定では配置配線を高速化してほしい
リソース削減や配線遅延などの細かい最適化は、上達して大規模な回路を作るまでは不要
Vivadoの方が明確に遅いから、今でもISE使ってるわ xiのツールはまあ色々あるよね
なんつーかチャレンジングなツールって感じで結構荒削りでも出てくるイメージが
ISE11あたりだったかインストールできなくて使えない事あったしw
でもホビー用なら面白いから良し ebayにspartan6+32M-SDRAMの格安ボードが出てるんだけど
(\2000くらい)
だれか試した人いる?
差動が等長でピンに出てる見たいで割と使えそうなふいんきなんだけど
何に使うかネタがまだないんで手を出さずにいる xilinxのFPGAって安いんだな
某スーパーキットのAlteraで始めたけどxilinxに乗り換えようかな >>600
詳しくは知らんが、18は合成に問題があるっぽい
最新の18.3なら大丈夫らしいが >>605
こんな奴?
ttps://s.click.aliexpress.com/e/boKT5dfE >>606
alteraは昔から大口顧客御用達だろ。小口ユーザーなんて Out of 眼中
あと、Xiは高位合成までロハだろ。
Vivado のHDLシミュレーターのできはQuestaあたりと比べてどーなん? > 使ってる人 >>608
そう。同じだね
7シリーズで安いのが出てくれればと思ってるのだが
>>607
18.3なんだけどな
16の時に1時間くらい掛かっていたのが10分くらいで終了。変だよ
criticalエラー出ないでbitstream出来るが中身が変だよ
LUTが50%(16.3)使ってたのが1%(18.3)ってなんなんだよ罪!w
16のprjを18で開いて自動変換させただけなんだが
IP辺りをゼロベースで作り直さなきゃダメかな
これもほぼ自動で変換はしているのだが その位はxiでは良くある事だろw
昔ISEで合成かけたら同じソースでも毎度delay違うなんて事もあったし
乱数でも使ってたんかねえ すいません質問です
win10対応最終版iseをダウンロード&インストールしたらvirtualboxがインストールされて仮想マシン上にiseがインストールされたのですが仮想マシン上じゃなく直接win10版をインストールしたいのです方法があるのでしょうか?
それともダウンロードしたものが違っていたのでしょうか?
学校で動いているのがwin10のiseで64bit版と32bit版がインストールされていたので同じように使いたいと思っています。
また逆に仮想マシンにインストールする意味?メリットがあってのことだと思うのですがこの点もどうか教えてくださいm(__)m
多分メリットがあるのではと思いました。
よろしくお願いしますm(__)m win10でiseが動かなくなったから苦肉の策で仮想マシンにしたのだと思ってるんだが…
学校のwin10でiseが動いていることが驚き win10で動かしたことあるけど突然落ちたりしたぞ virtualboxがついてくるとは知らなんだ
ウチではISE使うときはwin7を起動しているよ
OSマルチブートにしている
ラッキーならWIN10上でも素で動くんじゃないかな
試してみればいい >>615
続きです。
virtualbox上で使うのは超面倒なのとvirtualboxなしで学校も動いていたしほかにも同様の人がいるので調べたらどうやらwin10用をインストールするのではなくwin7用をインストールしてdllをちょっといじると問題なく動くようなのでやったら無事動きました
とりあえずプロジェクト作ってcheck syntaxは試せました。
基板?をつけてないせいかビルドみたいなことは左のメニューに存在しないのでまた試行錯誤してます
win10版じゃなくてもとりあえず問題なさげでなんでこれじゃダメなのか不思議です(^^; >>619
spartan3が心機一転プロジェクトで選べてびっくり
トラ技付録だったかのspartan3試したくなりました
なんでwin10版じゃ選べないのかわけわからない・・・ >>619
virtualbox上の奴は6専用だけどドングルなくてもデバイスサイズ制限が無いはず。 >>616
たしかDLL入れ替えたら取り敢えず使えた筈。 >>619>>622
情報ありがとー
VMの利点なんてわからんよ
Linuxならプロジェクトのパスに空白文字や日本語が入りにくい(余計なトラブル予防)くらいしか思いつかん >>623
使い方次第だよ
スナップショットで常にクリーンインストール状態に戻れるし
ウィルスに感染しそうなソフトをインストールするとか、Webサイトを
開くとか何でもやり放題
感染したと思ったら、スナップショットで戻せばすべて元に戻る
一つOSをインストールしておけばクローンでいくつでも新しい環境作れる
(イメージとしては10個win7環境作っても使用するDisk容量はwin7一個と
10個のソフトインストール分で10個別々の環境が作れるため、ほかの
ソフトによる影響は全くない) >>624
いや、仮想マシンのメリットは十分わかります。
ですが、仮想マシンと抱き合わせ状態でインストールする以外選択肢がないインストーラーってそれ相応のメリットがなきゃおかしいんじゃないかと。思いました。
選択肢としての仮想マシンは十分わかるしアリでしょう。
開発環境、ターゲットに合わせて容易に環境を構築&維持&保守のためいつでも引っ張り出してくるのは十分メリットになると思います。 >>626
Windowsのライセンス料的な問題では? Visual Studio 2017 Ent.のダウンロードフォルダ 46GBあったわ。 VMWareはQ9550あたりの古いCPUではインスコさえできなくなったな
インスコさえできればバージョン落として使えるんだけどな >>624
>スナップショットで常にクリーンインストール状態に戻れるし
いろいろ悪さしてそーだなwwww あれ?
仮想マシン使えばLANボード買い換えなくて済むってことか?w こうしてcrackサイトになるのかな
ヤヴァイことはonionで? ばーちゃるぼっくすのLANのMACをざいりんくすのどんぐるのMACにすると. >>633
え?xilinxのドングルってLANのMACアドレス持ってるの??
USB-LANアダプターとかなの? 合成ツールのライセンスがMACアドレスと紐付けされてるって話だろ
だから、ライセンス一つしか買ってない奴を(ry FPGAはField Programmable Gate Arrayの略だよ! XilinxのDLLと一般的なPLLの違いって何?PLLにできてDLLにできないことまたはその逆ってなんですか?
CDMAの同期回路でもDLL(同じ名前)があります。相関器2つ使ってその差をとって+ピークと-ピークの間の0を目指して、
クロック生成を速めたり遅くしたりして同期をとりますが、
相関器に食わすのはPN系列(単なる1010・・・だとピークが出ない)じゃないと使えません.
XilinxのDLLと、動作原理は違いますか? >>642
CDMAのDLLは上で書いた
>クロック生成を速めたり
というより、
PNの生成を早めたり遅くしたり
とするほうが的確だと思うので訂正します >>642
>PLLにできてDLLにできないこと
PLL に出来ることって何だよ? >>644
正弦波のロック、
正弦波の位相、周波数の同期 >>646
DLL は正弦波は出ないから、何も出来ない。 >>642
昔アナログICの内蔵PLLを開発途中で
DLLに切り替えたけど、
DLLはジッタのピークが高いかわりに短期間で収束してたよ。
PLLの方が1クロックあたりのジッタは小さくできるね。 >>648
なるほど
ロックタイムがDLLのほうが短いがジッタは多いってことですね
キャプチャレンジとロックタイムもPLLと同じようにレンジを狭くするとタイムが長くなるとかあるんですかね?
最大の疑問はXiはなんでDLLやめちゃったんですか?やっぱジッタでしょーか? すまん。知ってる人いたら教えて。
モデルシムで
Error (suppressible): (vsim-3601) Iteration limit 5000 reached at time 4072500 ps.
ってでてシミュレーション進まないときの対処法なんだけど
ネットで検索したらttp://ytkyk.info/wiki/vhdl/ModelSim%E3%81%A7%E3%82%B7%E3%83%9F%E3%83%A5%E3%83%AC%E3%83%BC%E3%82%B7%E3%83%A7%E3%83%B3%E3%81%8C%E5%81%9C%E6%AD%A2%E3%81%97%E3%81%A6%E3%81%97%E3%81%BE%E3%81%86.html
に代入が適切でないってのがあったけど、それは無いっぽい。
因みにコメント書いているのが俺で一時的には直ったけど、すぐ再発して直らなくなった。
always #(CYCLE/ 2 ) CLK<= ~CLK;
クロック作成の為に書いてる上記記述を削除すれば、直るけど、
クロックないから何も確認できない。
コメントのPLL除去とモデルシム再インスコとPC再起動とかはしたが直らん。助けて下さい。 >>651
回答Thx.
ちょっとまだ試せてないんだけど、一応別手段で解決できた。
シミュレーションしながらテスト対象のソース(テストベンチではない)いじってて、
対象ソースをモデルシムのコンパイルとQuartusで論理合成通しながらシミュレーションしてたから
合成不可やとんでもないのはないと思い込んでたんだけど、対象ソースに問題あったわ。
条件の記述でif(cnt1> (data1- 1 ))みたいに条件の比較対象を演算(演算結果が残るタイプではないけど)してたのがまずかったみたい。
if(cnt1> data1 )にしたら解決(data1を前もって減算しておかないといけないけど)した。 >>652
1引かずに cnt1>=data1 じゃいかん? )、._人_人__,.イ.、._人_人_人
<´ 天狗じゃ、天狗の仕業じゃ! >
⌒ v'⌒ヽr -、_ ,r v'⌒ヽr ' ⌒
// // ///:: < _,ノ`' 、ヽ、_ ノ ;;;ヽ //
///// /:::: (y○')`ヽ) ( ´(y○') ;;| /
// //,|::: ( ( / ヽ) )+ ;| /
/ // |::: + ) )|~ ̄ ̄~.|( ( ;;;|// ////
/// :|:: ( (||||! i: |||! !| |) ) ;;;|// ///
////|:::: + U | |||| !! !!||| :U ;;; ;;;| ///
////|::::: | |!!||l ll|| !! !!| | ;;;;;;| ////
// / ヽ::::: | ! || | ||!!| ;;;;;;/// //
// // ゝ:::::::: : | `ー----−' |__//// 厄除けしたところで冷静になって判断できるようになったってかな こんにちは。
XilinxのMicroBlazeに接続するAXI-LITE SlaveのIPを作りたいのですが、
MicroBlazeのメモリ空間に24bit(16Mバイト)分、そのIPを割り付けたいと考えています。
VIVADOのCreate and Package New IP では、そんな広い領域を使う設定ができないのですが
どのパラメータをいじれば良いかわからず困っています。
ヒントを頂けると助かります。 >>661
ページ切り替えの VHDLかverilog書けばええねん >>662
バンク切り替え、ページ切り替えはちょっといやねんです。
すいません・・・ Slave をフル実装は大変だけど
機能制限すれば簡単だよ。 DE10-nanoに付いてるCycloneVって
エラッタに書いてあるPLL位相いじった時のバグってあるのかな? >>668
みなさん、ありがとうございます。
解決しました。
VivadoのGUI上のIPのアドレスを設定する箇所があるのですが、どのIPもアサインされていない
50000000h番地に自分のIPアサインしたところ、256Mバイトまで使えるになりました
> Slave をフル実装は大変だけど
AXI-Lite の簡単なやつを最近つくりました。FPGAの部屋の人が公開している AXI Masterの
シミュレーションモデルのおかげです。ありがとうございました。 こんにちは。お初です。
自分昔フルカスタムで、LCDソースドライバ作ってた人なんだけど、
いまは全然違う仕事やってて、憂さ晴らしにFPGA工作(RTL記述)をしようかとおもって
Zybo Z7とDE0とPapilio duoの3つを手に入れて、「ガジェット作るぜ!」って気になってるんだけど。
ここでふと気が付いた。
Xilinx系のToolとALTERA系のToolを1台のwindowsマシンにインストールするのは
動作とか、各種ファイルの紐づけなどを考えるとやめておいた方がいいのかな?
自分は、一応書斎にはデスクトップPC(WIN)が2台あって、
X399+2950とX299+79xxXだけど、
XilinxはX399系、ALTERAはX299系とマシンを分けておいた方がいいんだろうか?
分かる人いたら教えてくださいデス。 >>670
Win10にどちらも複数バージョン入れてるけど特にトラブったことはない >>671
おお。レス産休。
そうか。コンフリクトはしないのか。じゃぁ作業マシンのX399に全部インストールしようかの。 >>670
別にディレクトリわかれているので1台に両方複数バージョン入れようが何の問題も起きたことネーヨ >>673
>その発想は無かったわ
確かに。
「マザボのチップセットでFPGAの論理合成ツールと配置配線ツールが別の動作をするかも知れないぼく怖い」
イミフ >>674
ディレクトリが分かれてるから大丈夫か。
自分が心配したのはファイルの拡張子の紐付けがぐちゃぐちゃになって
お互いに動作時に不都合起きなきゃ良いけどって思ってた
x399とかx299ってのはpcの呼び名であって
別にチップセット違うからEdaの動作が変わるとは思ってないよ >>676
そういうのは環境変数でやってるだろ。もう少し勉強しろ。
ましてや最初の質問だとツールも違うだろ?
IEとEdge同じPCに入ってて不安か?今じゃchromeもあるだろ。
自分の質問の非常識さを理解しろ。何枚開いても1ページしかサポートしてなかった時代でもねえのに。 いやieとedgeとchrome入ってたら
拡張子区別のファイルのデフォルト呼び出しが
どれかに限定されたりするだろ
それを連想したんだよ
環境変数で限られたキーしか効力を持たないならそりゃそうかだがここのツールのそこらへんまではいきなりはわからんだろ
頭ごなしに非常識とかw
社会人として通じてるか?
パワハラアスペルガーとか言われてないことを祈るばかり まぁ確かに、VCのランタイムライブラリがバージョン違いで何種類もインストールされてると
ホントにコレ平気かな…?とか思うときはあるw 先が思いやられるな
拡張子拡張子って、.v, .sv, .vhd 以外に何かあるか?
そもそもこの辺のソースファイルは自分のエディタで開くだろうし
そういえば、随分前にXilinxのセミナーで「ISEでコメントに日本語使ったらファイルが壊れたプギャー」って叫ぶオッサンいたの思い出した
このおっさん、FIFOを「ふぃーふぉ」って言ってたわ んー。既に使っていて分かってる人からすると、当たり前な事なんだろうけど
>拡張子拡張子って、.v, .sv, .vhd 以外に何かあるか?
こういうのは本当のところは良く分からないが答えじゃないか?
ユーザーとのIFに使ってるのは確かに上の3つだけど、
システム内部で変に固有の拡張子のfileを置いていて、
XとAでたまたまバッティングしたとかいう場合も想定するだろ。
俺も昔は一人で閉じた環境で設計してた学生の頃は同じ認識だったけど
社会でほんまもんのすたセルフローとか知ると、福栖のベンダーのつぎはぎになってきて
一人で全部のシステムを」把握できないというのが前提だと分かってからは
一人の勝手な想像で言わず、一応念押しで当たり前な事も聞くようにしているわ。
FPGAも同じじゃないか? タイポ多いけど気にせんといてや。寝不足で手元おかしい。 いいよ。実績ベースでみると、関係ないって言う情報が手に入ったから。
けど、自分自身が先陣切ってヒトバシラーになる場合は、とりあえずはVM上で動かすんだろうね。 >>689
人柱って、、、
早速問題ないとレスした671、674が不憫やの
ちなみにうちもIntel,Xilinx,Latticeのツール入れてるがそれでトラブったことはない 拡張子かぶったところで、
そいつを直接ダブルクリックするとかいうファイルじゃなければ、
アイコンが変になる程度の害しかないだろ >>692
その通りだよな
シェルが自動で開くアプリを判断するのに使うだけで
開発ツールが自分が使うファイルを拡張子で判断するなんてあるはずがない そのへんの理解度でお察し
USBのドライバが他のツールとぶつかったことはあった
詳しいことは教えてやんない jungo windriverには注意
バージョン違いでも動かなくなることがある なんかここのスレって重箱の隅をほじくるようなキャラ多いな。
一応いまXのtoolインストール中だから、入れ終わったらまた来る。
とりあえず、Zyboの環境作るわ。 日頃から重箱の隅を突くようなテストベンチばっかり作ってるからな。 quartusを複数バージョン入れてるとqpfを特定バージョンで開きたい時に
ダブルクリックだとあかんのよな
たぶん最後に入れたバージョンのexeに紐づけされるから >>698
それが出来てないツールが多すぎだもんな。 おまいらが言ってる意味わかったわ。
ISE14.7 webpack
Vivado 2018.3/Vivado HLS/SDx IDE 2018.3
QuartusU13.1 webpack
をインストールしたけど、ISE 14.7はVM上で動くのな。
俺が分かってなかったぜ・・・・。orz..... おまけにISE14.7の.Zipを解凍するには、WSL上からやった方が確実なのな。
知らなかったぜ・・・。 o....rz Altera買収されてからもうやる気なさ気に見える >>702
Windowsのまともなzip解凍ツールは7zipくらいだからね >>702
あのさー
windowsインスコして、とりあえず真っ先にインスコするアプリは winrar だぜ
当然KMSPicoより先だ >>705
それ入れようと思ったが有料だったので腰が引けて、普通にWSLのunzipコマンドで解凍したわ。 magnet:?xt=urn:btih:2ac4da66baa0c83ddf5a2609e0b962ec15516a3c 7zip入れろよ
rarも解凍は対応している
付属のファイラーは結構使える 7zipてリカバリ機能あったか?
わざと1バイトエラー起こして、わかるやつだけが正しく解凍できるとかの芸当できたかな?
おそらく7zipで圧縮したものは全てwinrarでも解凍できるはず rarのリカバリーレコードつきは解凍出来るのwinrarだけだと思ってた ある日からメインメモリが2Gバイト中1ビット故障してロード/セーブの度に
データが化け続けたことがある >>713
ほんとパープリンだなお前
わざと1バイトエラーを発生させるといってるんだよ脳タリン >>715
なんでわざわざXilinxがそんなことするの? XIlinxがなんでやるんだ。
チョサッケンブツを無許可で人に手渡すときの偽装に決まってるだろが その発想は無かった
使う事は無いかもしれんが覚えておこう わからんやつは
あー、ファイル壊れて解凍できねー
で、あきらめる
著作権物の部分的送信が違法明記されてなかったときには特に有効だった >>723
馬鹿なお前でも読めるように決まってるだろ文盲 しかし、快調なはずのルネサスが慢性的に栗鼠虎やってるののはなんで?
自分の勤務先のある部門(非設計)に元ルネのひとがやってきたわ。
仲良く仕事してるけど。 >>729
そのあなたの同僚になった人は、ルネでは栗鼠虎の大将だったんだなwww 快調? どの世界のルネサスの話でしょ?
ttps://www.sankei.com/economy/news/190307/ecn1903070002-n1.html
ttps://diamond.jp/articles/-/196285 各社統合した時にさっさとリストラして、人減らしとけばよかったのに。 >>732
ルネは去年の初めごろはイケイケのいい状態だった。
去年の暮れから、あれれれれ?ってなってったよ。 村田は一頃よりは落ち着いたってだけで相変わらず繁忙だというのに何がこうも違ってしまったのだろうか >>728
おつむが悲惨なおまえは悲惨仲間を作りたいのかい?ww >>738
コンデンサは売れるけどCPUが売れない現実的なシチュエーションが想定できない >>738
は?ラピスがあるだろ。
と思ったらロームだった。 >>740
その半導体会社から出てきた人は、何というか人格的に酷い経験した… >>741
ぶっちゃけ、電子部品系メーカーの人って人格として偏りが大きいよね。
自分なんかは多少自覚があるからある程度のマージンを感じて会話するけど、
無自覚な人のアスペ感たるや半端ない。正直周りは疲れるよ。
勤務先もいろんなことがこれまであったので、
極端に理系な感じの人は某S社厚木に転職していくけど、
彼らの真似する気はないわ。俺が某S社厚木とかにいったら
ハチの巣にされて心折れるwww >>742
ああ、SONY 厚木とか。潰れていいわ
あそこ、役員がREVSONIC立ち上げて架空派遣で東京地検特捜部に逮捕
社長同じで、LSIテクノ立ち上げて
UKCに吸収させて
結局末端の技術的に派遣でやらせて自分らは甘い汁吸っているだけだろ
はっきり言って。日本の半導体産業が衰退するのは、人格形成の問題で至極当然 opencores.orgのコアを使うだけでもハードル高い IntelはStratixの後継作るってさ
やる気あるんだかないんだか? >>747
もちろんある(利益率高い製品なら)じゃない? 思いつきなんだが今のFPGAなら液晶コントローラーを作れるかな?
TMDSを入力にパネルとバックライトを制御する。TVにも負けない高性能な奴 >>750
市販のFPGA1コアで8k以上を制御できるかと言われたら無理でしょ。
良くて専用チップじゃない? >>751
ひとまずは2kで良いです。ぶっちゃけ
ttp://www.mitsubishielectric.co.jp/news/2008/1022-a.html
みたいなコンセプトのモニターが欲しいんだけど今何処も作っていない→すでに10年以上経過しているし自作できない?とか思った
重視しているのは非TNパネルを高速駆動、残像低減、低遅延。欲を言えばフレーム間補間機能も欲しいけど流石に大変そうか
専用チップでもかまわないけど高性能で入手性の良いチップってあるのだろうか >752
ロマンを求めるなら自作だけど、VISEOみたいなモニタは。現在では液晶テレビや有機ELテレビにそういう処理をするチップ入りのものがあるよ。
家電店で探してごらん、代用になると思うよ。 >>753
すでに探した上での話なのですが・・・VISEOに相当する機能を持つTVほぼ例外なくでかいように思います
40インチ以上なんて置き場所がないですしゲーム的に広視野角はデメリットとなるので24インチ前後のが欲しいです
現状1.2m程度の距離でMDT242WG(基本的にMDT243WGと大差ない)を使用しています
自力で探した中で近しい製品のはこの2つかな
EIZO FORIS FS2735 バックライトブリンキングのみ。実力不明。これでもでかい。さらに離さないと
SONY PVM-A250 ほぼ最強だが値段もほぼ最強
どちらもう〜ん・・・ ゲームするなら高リフレッシュレートで良くないか?
動画の視聴ならともかく、GPU内でも3フレームくらいは遅れるようだし、現状最高のリフレッシュレートのゲーミングモニターじゃダメなのかな 既成モニターの垂直同期信号を取り出して(出来るのか?)バックライト制御回路を追加・改造する方が現実的だろうか?
液晶コントローラーを自作するより難易度は低そう。効果のほどは判らないけど
>>755
ゲームと言っても遅延より低残像を重視しています
店頭で1msecを謳っているTNパネルのゲーミングモニターを見せてもらいましたが
バックライトスキャニングをONにしたMDT242WGの方が残像が少なかったです
現行のゲーミングモニターが10年以上前のモニターに劣るとは何事かと思ったけどそんな物らしい
残像低減機能が付いている機種は数えられるくらいしかなくてパネルかサイズか値段を妥協する必要がありそう インパルス駆動式って言うらしいね
バックライトが高輝度短時間発光となると
パネル自体が特殊なんじゃないか
となると、中古品でも予備を買った方がいいかもね
もしホールド駆動式をインパルス式にすることが出来ても輝度が下がるよ
バックライトの導光板とライトの配置はパネル毎の設計だろうから、バックライトを交換も難しいかも >>757
MDT242WGのパネルの詳細は不明ですがパネルとバックライトを分離できるようです
デューティーをどのくらいに出来るのかにもよると思いますが最近のバックライトは過剰と言えるとほど明るい事を考えると
画面の輝度に関しては実用的なレベルを維持できそうな気はします
MDT242WGもしくはMDT243WGはバックライトがCCFLかつ形状が特殊(U字管)なことを考えるとメンテしながら使い続けるにも
限界がありそうです。先代のMDT241WGの分解写真ですが
ttps://minkara.carview.co.jp/userid/622131/blog/25942942/
結構な変態・・・こんな管を売っているところは見つけられていないですしダメになったらAssy丸ごと新造する必要がありそうです 長谷川さんよ、派遣業とは笑わせんなw
株式会社エッチ・ディー・ラボ |
勤務地
神奈川県 逗子市
給与
月給 26万 ~ 47万円 >>759
技術力が無いと言い切ったんだから、技術力のある貴方が三菱への派遣として行けばいいんじゃね >>759
三菱への派遣はせいぜい月80だから、派遣だとその半分程度か6割が限界 >>761
IPを自ら造れるほどの技術力がないんじゃないかw 手配師ばっかりでなぜ自分で仕事しないのばっかりなんモウダメポ IntelもXilinxもファーウェイへの製品供給停止……
FPGAないと基地局とか作れないけどどうすんだ HUAWEI が FPGA 出してくんないかな。
Xilinx 互換で。 >>766
自前でFPGA作ったりして
マジで今のシナなめてはいけない んでも、ramの論理テーブルのアレはxilinxかなんかの特許やろ…
それこそ特許利用の契約無理やろ… つーかintelもxilinxも他の半導体メーカーも、出荷停止で株価がガクッと下がってんな
そら明らかな大口顧客が無くなるわけだしな (Xilinxって株式会社だったのか…(今さら)) 華為に売らない、買わないやってても
ZTEと華為は5Gの最大のエッセンシャル特許オーナーだろ?
どーすんだろ?寝てても金舞い込んでくる
今の技術でなんとか実現できるのが5Gで、5Gを運用してみないことには
6Gへのアイデアも問題点も出てこない >>772
米向け取引が完全に無くなれば、特許なんて勝手に使い放題だろう。
特許侵害されても、どこにも訴えようが無い。 特許を使うどころじゃなく
寺かXiのツールでまんま使える自社チップを作るんじゃね?
価格をさらに下げてアフリカは完全にシナ製品に染まると
西側から完全に供給が止まるなか
キャノンのナノインプリントが不正輸出されてましたというニュースが流れる夢を見た >>772
中国人が契約を守る?
文法的に正しくても文章として間違ってるな 自国で作ることができない我々は、今回のことで中国が自国でなんとかできるようになったら恩恵の方が大きい。
交易が元にもどっても、代替品が作り出されていれば、(仮に我々が中国発の代替品を使わなくても)競争原理がはたらくからな。 >>778
Vivado より使いやすいツールにしてほしいな。 >>781
論理合成だの、フィッタだのそーゆー部分はいくらなんでも自前は無理じゃねーの?
そうじゃなくQuartusだのVivadoでまんま使える互換チップなら作れるかもしれないと思ったんだけどね どこまでXのそっくりコピー品ができあがるか知らんけど
いまは開封解析会社ってのが有るぐらいだから、
そうとう中身については詳しいことわかってるだろうね
メタル層を一枚づつはいで、なおかつ、配線とTrの関係から
回路図起こしてくれるらしいしね。
しいて言えば、コピーエギザクトしたとして、
すぐにQuratusやVivadoにコピー品ガードを施されるのが
落ちな気がするが >>784
はあ?
工場は台湾にもあって、データは当然工場にあるし、
Xiの中にも、Intelの中にも共産党員はいっぱいいるんだから、
データ持ち出してそのまま完コピだろう。
コピーガードなんて、中国じゃ、はずされた不正コピーが山ほど売ってる。 >>785
台湾の中国は違う中国だぞ……。しらんのか? しかし、
シナ製品をいくら止めたところで5Gの特許料が流れ込むんだよな。
もちろん会社規模は今のままじゃやっていけないだろうが、息の根止めることはできない
会社がなくなっても共産党には継続して金が舞い込んでしまう
規格制定会議とかエンジニアが大挙して出席してたっていうしな
日本企業は現場のエンジニアに継続して、そういう対応させてこなかった
完全に存在感なくなってしまったよな。メーカはNTTドコモにさんざん振り回されて疲労困憊
国民の電話加入権の上であぐらかいて巨大な研究機関もってるNTT何してんの? Xilinxのダウンロード・ケーブルの互換品で安くていいやつ、ないですかねぇ。 以前にXilinxのSpartanを使ってた頃に、これの古いバージョンのお世話になった。
http://akizukidenshi.com/catalog/g/gM-08633/ https://www.cnx-software.com/2018/09/04/licheetang-anlogic-eg4s20-fpga-board-targets-risc-v-development/
中国オリジナルの FPGA なんて既にあるぞ。 もちろんツールもある。Anlogic EG4S20 とか特許切れの技術しか使ってないように見える。
FPGA なんて技術が遅れていても高集積化で埋め合わせできそうだし問題ないんじゃないの?
台湾の TSMC が輸出規制したら、高集積度チップの製造自体が出来ないが、多分そんなことはしない。 グローバルファウンドリーズがあるから何とかなるだろ。 >>792
>特許切れの技術しか使ってないように見える。
それでも、製品のバリエーションというか幅の広さということでは日本完敗だな。
日本オリジナルチップのFPGAなんて市販レベルじゃ記憶にない
日本はチャンコロの穴の匂い嗅ぐしかないのか? >>794
不自由や必要性を感じていないから身が入らないのが実情じゃないですかね。
現状では売ってもらえないわけでもないし(というかその逆かも)。
でもファーウェイまわりのことを見ているとそういう事態は突然始まることも
あるんだな、と戦慄する。
そのときになって急に自前で何かできるか、って難しそう。 >>795
某国内ベンダーの中の人だけど
不自由や必要性は結構重要なメンバーは感じてるよ。
けどFPGAって、論理合成ツールと、効率のいい論理合成にするための
回路的工夫のノウハウが絶大に大きくて、そこのギャップを埋めるだけの
IPを持っていない。
したがって勝てる勝算がないのでビジネス的に手を出さないという判断になってる。 >>796
すみません。
国内ベンダーの個々のエンジニアが危機感も感じないでのうのうとしてる、みたいな
書きっぷりだったかもしれません。
さすがにそうは思ってなくて、危機感や必要性を感じている人はいると思ってます。
でも企業全体でみれば、書かれている通りで、苦労してまでやってもメリットないわな、
みたいな判断になるのだと思います。
携帯電話やパソコンのOSも同じで。
でも今はファーウェイ関連の人たちは動いているかも。 >>797
違うんだ。メリットは十分感じてるんだど、難しい課題が2つあるんだ。
・XやAほどの論理集積数を搭載できる回路的な効率化ができるほど
回路アーキの工夫にノウハウがないこと
・論理合成ツールや高位合成ツールのノウハウがないこと
このノウハウを得るために必要な初期投資額を考えると、
費用対効果的にビジネス判断として却下なんだよ。
えてして、ベンダーの中に入るとわかるんだけど
ベンダーの中はあくまで実業ベースなので、
採算が取れないことはやらない。
苦労しても儲かればやるんだけど、儲かる絵が描けないなら
手を出さないってこと。
結局、技術理由もあるけど、経営事情が許してない。 メリットの有無は企業全体でみた場合なんで、当然ですが金勘定を含めたものという認識です。 国が金を出してくれりゃいいんだけどね
実際、米国にFPGAの出荷を止められたら日本終わりだし >>800
FPGAがないと困る製品って何?
基地局には使われてるらしいが。 3GPP、IEEEなどの通信規格が草案の段階から開発を始める必要があり、かつ製品リリース後もEoLまで後継規格をサポートし続けなければならない通信機器にはFPGA必須。移動体基地局だけでなくFTTHで使わるPONやxDSLなんかにもFPGAが搭載されてる。 ある業界の産業が潰えて外国製品ばかりになっても、普段の生活は問題がなくて
そういう視点で見れば、日本終わってるわけじゃない、って感じ。
だけど、首根っこ押さえられてしまうような状況だと、知ってる人からみれば日本終わったになるだろね。
影響をどんなふうに理解できるか、感じられるかの差なんじゃないですか。 放送系の設備も中身はFPGA
ストリーミングで映像処理してる
自動運転もFPGAが使われ始めてるかな
GPUと勝負中だけど、FPGAに転んだらFPGA屋が足りなくなるかもな
実は人工衛星でもそこそこの数のFPGAが使われていたりする
というか人工衛星の部品が海外に依存しすぎてて国が問題視してる
コアなところだと、日本標準時を供給してるNICTのNTPサーバはFPGAで作られてる
高精度な時刻生成はFPGAじゃないとできない ASICでも出来るだろ。
そんな金ないだろうけど。 fpgaのメリットはasic起こすほど数が出ない製品ってのが基本だわな FPGAがCPU並みの速度出せないのって物理的にしょうがないから? FPGAがCPU並のCLKで回らない
が正しい気がする >>811
それは違う。エミュレーションじゃないんだから。 ゲートアレーじゃFPGAと大差無いんじゃ?
フルカスタムにしないと配置に足を取られて速くならないよ 例えば5Gのように通信で20Gbps出すとなると、最低シリーズ処理で20GHzで動作する箇所は要るわけで、
FPGAだと並列処理可能な場所にしか使えないよね ゲートアレイのトランジスタもCPU特化じゃないからCPUとして作られたCPUほどの性能は出ない >>815
トランシーバーでさえ複数レーンに分割するから、
20GHzで動作する箇所など不要。 >>816
ゲートアレイのトランジスタとCPUのトランジスタの違いが知りたいなぁ ゲートアレイとCPUのトランジスタって、そこは世代の違いこそあれ、本質じゃない気がする。
普通にアーキテクチャの違いだよ。物理的・回路的な。 >>819
半導体の本でも買って勉強してくれ
違うことは知っているが、どう違ってそれがどう影響しているのかまでは知らん ゲートアレイ(FPGAも含めて)トランジスタに結構パワーがある。
CPUというかフルカスタムだとギリギリのパワー。電圧も落とすし。 >>819
しょーがないなぁ。ざっくり書くよ。厳密じゃないけど。
FPGAのアーキは、SRAMで作ったnBitのLUTをユーザー回路ブロックにして、ここに論理回路を書き込む。
これの出力をFFにつなぎ、これを丸っと1タイルにして、これを並列に並べる。
この際、入出力の配線を用意して結線情報通りに結ぶようにスイッチをつける。
言ってみれば、組み合わせ回路+FFの塊を超並列させたようなアーキ。
これでゲートアレイやスタセル(logic限定)のような回路は組める。
他方、CPUは、メモリーとALUを用意して、メモリー内容をシークしていきながら、ALUに情報を投入して
出てきた答えをまたメモリーに返す。そういう順序回路的な回路なんだよね。これは普通ゲートアレイやスタセルで設計される。
厳密さ欠くけどこんな感じ。この種の技術分野は半導体技術の中でも「テクノロジ」と呼ばれる領域なので
色々ググってみてください。
こんな風に最初から回路の想定が違うので、
FPGAの場合は、回路パスが設定によって一義で決まらないので、遅いSRAMを引くのとsetup/holdは余裕みてるせいもあって、高CLKで回せない。
CPUの場合は、ALUをゴリゴリたたけばいいだけなので、定型回路を割と高CLK叩くことができる。
という事で、CLK周波数は、FPGA低い・CPU高いっていう傾向がある。 あと去年の応物のssdmに出た時に聞いた話は、
MRAMをつかったLUTで作ったFPGAの試作評価について。
MRAMはSRAMより小さく作れるし、おまけに、FinalTestでbitstreamを読み込ませたら
不揮発なので電源切っても回路を記憶するので、回路ローダーがユーザー基板上には不要。
という事で注目されているみたい。
T北大学だったか、ARMを実装した例が発表されてたな。
ただ、おれはよーわからんのは、MRAMって、チップ上から磁石でナデナデしたら、
bit情報化けたりしないのかな?そこの信頼性の部分がイマイチ理解できてない。 >>817
最低入口と出口の速度調停用のFIFOには要るのと、
これまで、並列処理数やらパイプラインで処理してた部分も
5Gだとレイテンシの規定が厳しくてFPGAじゃ難しすぎないか?
レイテンシが緩いとFPGAの数増やせばなんとかなるかもと思うけど >>824
ちょっと前に話題になってたこいつだな
自分は詳しくないのでなんも言えないが、参考に
高速動作のまま桁違いの低消費電力化、東北大学が不揮発性マイコン開発
https://tech.nikkeibp.co.jp/atcl/nxt/mag/ne/18/00001/00073/
これは内閣府のImPACTプログラムの研究成果
https://www.jst.go.jp/impact/sahashi/index.html
>>826
知人がやってる
レイテンシの要求はかなり厳しいけどFPGAで頑張ってるみたいよ
というか、FPGAじゃないとまだまだリスクありすぎて開発できない
ASICとかはもう少し枯れてからじゃないと作れないだろうね >>823
これは、回路構成の違いの話であって、トランジスタの違いじゃなくない? 823だけど
基本的には回路の違いでトランジスタの違いではないよ
ただSRAM用のプロセスオプションやマイコン用プロセスオプションとか
使ってそうだから、そこまで含めると
プロセスも微妙に違うのかもと思う >>829
トランジスタの違いを聞いてるのに…
なにトンチンカンなことをドヤ顔で説明してるのかと思った
恥ずかしい奴www 日本でFPGA技術持ってたってル○サスにいいように使い棄てられるのがオチ >>819
トランジスタは同じだろ。
どう使うかの違いなだけ。 どう使うかが違えば、トランジスタも違ってくるんだろ。そうじゃないのか竹中! 同じ製造プロセスを使うのであれば、ゲートアレイだろうがCPUだろうが同じトランジスタだよ。 真面目に言うと同じプロセスノードでも
特性調整の具合をプロセスオプションで指定して微調整したり
トランジスタの種別ごとに大別されてたりで
1ノード1トランジスタにはなってない
にわかもんは黙ってろw FPGAはField Programable Gate array
でありハードウェアの回路をプログラムできる。
通常のCPUではハードウェアをプログラムすることはできない。 ハードウェアをプログラムできるCPUも稀に存在するということでしょうか?
わたし、気になります! 823、835だけどさ
というか、旧ALTERAにしてもXilixにしても、
ARMハードマクロ+FPGAマクロを1chipにしたASSPだしてるだろ。
ああいうの使えば、CPUに、自作の回路を接続して、なんかを処理するとかもできるよ。
あと1ノート、1トランジスタとかぶっきらぼうに言っても意味不明なのかな。
16nmのプロセスでも、2〜3種類用意されていて、それぞれTrの特性が違う。
その2〜3種のプロセスの中でも、異なるVthのTrが用意されていて、
リーク特性やスイッチング特性をチューニングできるようになってる。
俺個人のおすすめは、異なるVthを搭載せず、1種のTrで組むことだけど、実際には難しい。 >>837
多種類のハードを用意しておいて
使いたい時だけwakupするなら
CPUでもありかもしれないけど
プログラマブルはソフトウェアの
領域のような気がする。 >>837
FPGAで作ったCPUはハードウェアをプログラミングできるよ
これですっきりしたかい? >>831
アイツらバカだから、それはない。
上位設計を台湾に持っていかれるのがオチ 動的再構成ではないがVLIWとか面白いアーキだったよね。CPU単体は詳しくないんだけど、どういう系譜でいまに繋がってるんだろう? intel製cpuとかfpgaまでいかなくとも小規模なプログラマブルロジックいれてるだろ マイクロコードの実装自身が、いってみれば、プログラマブルロジックの考え方っぽいからね。 >>838
だから〜
自分で言ってるみたいに、CPUもFPGAも1ChipのASSPになっちゃうのに、「トランジスタが違う 」のはなぜかって聞いてるのw
Vthが違うの?www そうだよ Vthが違うトランジスタを混載してるからだよ
異Vth混載設計って聞いたことないの? 赤っ恥だよな
人を馬鹿にしたら相手が合ってたこと言ってるんだもん >>847
なるほど、なるほど〜
じゃあ、CPUエリアとFPGAエリア
どっちの方がVthが高いの? マジレスするとHLB毎にVthは変えられるので
FPGAセルとかCPUセルの単位でVthが違うと思ってる段階で素人確定
恥知れよ >>852
それは、自分でCPUとFPGAのトランジスタに差がないって言ってるの? >>855
上から目線でウンチクたれたら、相手が思いの外知識があって、顔真っ赤になってるようにしか見えないなぁ もしかして真性のバカなのか?
HLBって分かるか?
CPUやFPGAなんかの中間階層のセルのことだが
そのセル毎にVthは2~4種類の中から好きに選べる
それを組み上げてCPUとかFPGAのマクロを組む
なのでCPUの単位やFPGAの単位で内部には複数のVth種別のトランジスタが使われてるんだよ。
ほんとここまで言わないと分からんとか池沼かガキだよな あとスタセルとSRAMセルのトランジスタの寸法やVthは全く違うしな >>858
ですよね?
だから、CPUとFPGAのトランジスタの違いはVthじゃない
じゃぁ、CPUとFPGAのトランジスタの違いはなんですか?
さっき自分でVthだって書いてませんでした? そう言えば久しぶりにゲートアレイって単語見たわ。
うちもゲートアレイやってたけど、最近はセルベースばっかだな。 >>860
お前の文章は皆目わからんので相手するに疲れた 何が言いいたい?くだらんマウンティングならおれはまともに相手にしない >>862
大変申し訳ありません
なにせ素人なもので…
どのあたりが分かりにくかったですか? >>863
「しょーがないなぁ。ざっくり書くよ。厳密じゃないけど。」
って始めたのは貴方でしょ?
最後までやりましょうよ 真面目に言うと丸善からlsi設計のいい本が買えるからそれでも買って嫁 >>867
私が持っている本よりいい本なら欲しいので、題名を教えてください 結局粘着して論破論破って喜ぶタイプに見えるのでまともに相手にしません >>869
徹頭徹尾
「CPUとFPGAのトランジスタの違いを教えてください」
だったような… ID:B/Zco53v って頭悪そうなガキだよな。 ID:B/Zco53v の頭だとすると、872に挙げた本買えるだけの経済力すら怪しいなw >>872
おぉ、ありがと!
TとGは使ったことあるけど、外注先から私まで機密文書は上がってこないねぇ
あ、Uは国内ベンダのバックアップ先だったかな…
で、CPUとFPGAのトランジスタの違いはなんですか?
素人に分かりやすく教えてください! 金最低10万円よこして、「どうしても知りたいです。お願いします。教えてください。」と頭下げてくるなら教えてやってもいいが、
俺もお前みたいな質の低いのにまともに相手にならない。気分を害したし。
ただ、ヒント。
CPU単体のASSPだと、おそらく標準VthTrをつかって、一部速度を稼ぐ部分で、低VthTrを使う感じ。
FPGA単体だと、恐らくFPGAでも電池用途だと高いVthTr+LL版 SRAM Tr
コンセント用となら、標準VthTr+標準Vth SRAMtr
の組み合わせ。
組み合わせは多岐にわたるので、「CPUとFPGAのトランジスタの違いはなんですか?」って聞けるほど簡単な答えじゃない。 バカにしてごめんなさいの一言も言えんのかこのクソガキが! >>877
最初からそう答えればいいじゃないかよ
ちと「恐らく」が 多いのが気になるが…
素人相手にマウント取ろうとして、揚げ足とられて、切れるなよ
煽り耐性低すぎだ
ま、俺もバックエンドが素人なのは認めるけどな >>879
まぁ、実際半導体の場合は細分化されちゃってるからな。
あと「恐らく」と言ってぼかさないとアウトになるだろw 本職の人だとw
察しろよ。
はい。ごめんなさいは? >>878
趣味でRISC-Vをフルスクラッチする相手にCPUとFPGAの講釈垂れてご免なさい
って言ったら謝ってあげるww >>881
どこまでも生意気だなぁ。RISC-Vとか、そういう流行りものを試すこと自身はいいと思うんだが、
自分自身でアーキを提唱するレベルにはないって事だな。
じゃぁ俺より下じゃん。
俺はいままで個人ベースの闇研的にコンフィギュアらブルデバイス、形にしてきてるよ。
そのうち1件は、勤務先で特許化したりもしたことあるよ。
はい。ごめんなさいは? 逃げたw
嘲笑の対象だよな。
笑ってやるよ。はっはっは。( ̄m ̄〃)ぷぷっ! >>882
あぁ、自分アーキテクチャ作ったけど、コンパイラ作るのがめんどくさくてなぁ なんでGCCはあんなにめんどいんだ?
ハンドアセンブラどまりだったよ
その点、コンパイラが準備されてるISAは楽チンだよな
コンフィギュア"ら"ブルが何か分からんwww
が、なんであんたより下なんだ?
素人と思って、マウント取りに来て、失敗したのはあんただろ? マウント試合は終了です
一般的にマウント試合で優勢を意地でも取りに来るあんたみたいなのは
その実リアル社会では主導権取れない残念な人って傾向がまことしやかに言われてるよ?
あんたもそうなのかな?
残念! あとコンフィギュアラブルデバイスってググれ。あえて言おう貴様はカスであると! >>885
不利になると、一方的に終了を宣言か…
まぁ、いいけどねwww >>886
"コンフィギュアらブル"との一致はありません。
と、言われました!
論点が通じない相手とは、議論にならんwww カナ表記のtypoで揚げ足取ろうとかw
本当にくだらない人ねあなた(>人<;) お前が意地汚いかやっぱり話わかってるつもりだけど実戦経験が浅いのかどっちかだよw 普通に
実際のsiでデザインウインの経験何品種もある俺に勝てないって 君の場合 最後、見分けがつかないくらい同レベルだな。
つーか、自演? >>897
今更半導体屋がリストラされて、FPGA屋を食いものにして派遣手配師でもはじめるんだろw
せいぜい自分で出来ないやつは態度改めろ FPGAはFFの入力にセレクタがいっぱい入っていると思っていい。
接続をどれにするかを切り替える情報をROMに入れてる。
近傍に対象信号があればセレクタの段数も少ないが、
どうしても遠くなってしまう信号が一定数超えると、
通す場所が無くなって何段もセレクタを経由して接続される。
ASIC(フルカスタム)は何層もあるレイヤーを、
基本的には自由に通して信号を直結できる。
構造による速度の違いはおもにこれかな。
(プロセスが違えば当然違うがそこはまた別の次元の話ということで・・・) >>900
おまえは、デバイスのメーカー解説を英文で読んでこい つうか、シノプシスでボタンポチってやるだけで、配線引けないデバイス屋がなにか言ってて笑えます お前ら、つまらない喧嘩はほどほどにしとけ
わからないことがあったら本を読め >>902
もう日本メーカの配線屋なんて斜陽だよな
なんでもっと稼げるとこにいかないの? >>905
「配線できるオレスゲー」
なんだから、生暖かい目で見守ってあげて(笑 FPGAできること自体はすごいと思わなくなったなぁ(※程度による) コンフィギュラブル・デバイスの特許は取ったけど、客はつかなかったし。
一度ハードマクロ屋を経て、いまは設計の第一線からは退いて、生産技術の現場にいますよ。
品質管理も一部見ているので、なんだかんだ言ってDR審査員やってます。
さぁ。今年の昇給はあるのでしょうか?それとも会社が詰むのが先でしょうか?それとも・・・? FPGAできる俺スゲー
懐かしい・・・ 俺もXilinxの昔のFPGAでverilog書いてた時期もあったな。入社したてのころだ。昔だ。 >>914
老害か…
自分語りはスレチなので外でやってくれ 250MHz16bitのDACのドライブがあまり速度余裕ないみたい kintex
どのくらいの速度で回したことある? パーシャルリコンフィギュレーションのライセンスフリー来たね Verilogのperlなみにいい加減な仕様ってのもあるんだろうけど、
社内標準言語なんで止められない。 厳密にはいい加減な仕様じゃなくて、いい加減に適当に返すこともできる仕様か。
よかれあしかれだけどな。 >>916
ホント、自分でHDLかけず、偉そうに語る老害何とかしてほしい。仕事させるならカネ持って来い >>759
https://type.jp/job-2/1146508_detail/
未経験歓迎ワロタ
そのうちハローワークから職に困った奴を最低賃金で雇用させて大手半導体に派遣して、派遣者側からこの会社はブラックだと晒されるターンにならぬようお願い申し上げます。
他社派遣会社より優位性が保てないと平気で上記のような状況に陥ります。
「会社は一ヶ月で辞められる」とかシャチョウサンが言っていたけど、大手半導体会社の言いなりになるんじゃなくて、日本半導体の人材を育成できる会社に戻って頂きたいものです。 HDLの黎明期からやってたのは認めるけど、そこから進歩してないよな。
当時も大した技術力もないコンサルって感じだった。 なひたふさんって知っててTwitterに不動産や市議会員の悪口買いてるのかな?
あんまりTwitterに実名を書いて批判すると、動く基板も動かなくなるからなあ・・
おれは独身で落ちるとこまで落ちたから、多少のトラブルは屁でもないが、
家庭があって商売もやってるなら、書かないほうがいいよな。
しかも一番そういうのが多い、東京で商売してるんだし・・ 本人の好きにさせたれ
大人なんだし、仮に何かあっても自己責任だろ 高度すぎる技術って損だよなあ・・
学生のころ初めてなひたふさんのサイトみて、これは間違いなく化け物だ、と思って
さっさと電子系は諦めた。
今思えば正解だった。たまにKicadで絵を買いて遊ぶにとどめてる・・ いや、上には上がいるんだろうが、なひたふさんはその業界では上位数%の部類だろ。
そういうのが下らんことで潰されるのは居た堪れない。
Mooreの法則が飽和した以上、これまで演算によるオーバヘッドを、半導体プロセスによる
圧倒的な scale merit で、FPGAやGPUの本格普及を許さなかったCPUだが、
今後、それらが伸びていくとは思うから諦めないではほしいのだが。
オープンソース化か。 >>933 「技術」とは確実に人に方法を手段できるものであり、高踏的なものほど
その色合いが強く、逆に言えば、ひとたび生み出してしまえば、それに人に伝えれば、
あとは資本力が支配的になるから、っていうこと。 なひたふ氏もかわいそうに
>>934みたいのに身勝手な願望を抱かれることになってしまって… >>936 願望は無いけど、公務員の批判はまずいと純粋に思うぞ。
運が付くのは難しいが、運が悪くなるのは一瞬だからな。ちょっと誰かと口論
になっただけで、何十年もやられてあげく大病を患って死んでる人も多いし。 これから、ご愁傷様社会で、頑張っても少しのことで破綻させられかねないから、
若い人はいかに敵をつくらず要領よくやっていこうという気風のなかで、
ああいう人を見ると安心するのだ。 なひたふ氏レベルの人であれば、昔であれば金持ちボンボンがベンツにのって謳歌していようが、
そんなのお構いなしに突き進んでいたらそれなりの対価が得れたんだろうが、
そういうやつらが組織に属し、ますますのさばってるからなぁ。
ただそれを実名や具体的に挙げて批判すると、ターゲットになるんだよ。 なひたふ氏の主張は、だいたいほかの小市民も同じ事を思ってるから、
貴重な人材ほど社会のことは口にしないほうがいい・・ 「下らんことで潰されるのは居た堪れない」
「諦めないではほしい」
願望にしか見えなかったけど、違うの?
仮に食えなくなっても、変に高望みしなければいくらでも生き方はあると思うが >>941 おまえしらんだろ。酷いヤツは自動車に故意に跳ねられて全身不随に
なっとるやつもおるんだぞ・・ 池袋の暴走爺も、その被害者も、さもありなん。
仰々しいことをしない穏やかな人も、政治問題に口を挟んでそうなることもある。 >>941 いくらでも生き方があるのは事実だが、
いつも思うがこういうことをサラリと言ってのける人は、その変更後の職業、分野を
長く続けてきた人間に対して失礼ではないかと思う。
その変更後の職業、分野に従事する人間は、さらりと変えてやってきた人間が
容易に追随しうるほどのものであることだ、
と言っているのと等価である。 >>941 最近の教師ってこんなタイプのやつが漸増しているんだろうな。まだ少数派だろうが。
自分の言質に矛盾を生じさせない(体面を保つ)ために、やたらと自由を尊重し、本人の幸福など
知るよしもなく、少しでも周りが何か言うと「本人の自己責任だ。方っておけ」アレやコレだの。
人が堕ちれば相対的に自分が有利とでも思ってるんだろうか。 無関心恐怖社会。ものごとに関心のある人間を黙ってみて喜ぶ人たち。
おそろしい。 何朝っぱらから一人でぶつぶつ言ってんだ?
ビョーキか? ID:mtTWSqXx
は半導体をリストラされた病じゃね >>942-943
このあたりは脅迫罪で捕まる可能性があるな ここの奴らはなんやかんやでなひたふへの敬意が感じられてほっこりするな 西海岸のASIC屋なんだけど、日本の半導体屋の求人事情ってどんな感じ? すごいちゃすごいけど
どこかでやっていることなんだよな
まあシステム屋ってのはそういうもんだが
特許で食えれば大したもの 前に勤めてた会社から特許補償もらってるけど
100万いかないくらいだからなぁ。
税金も持ってかれるし。 >>955
日本の半導体屋の求人はあるけど地雷企業多いよ。
あと、自分の勤務先だとピンの実力者を引っ張って来ようとしたら、条件(給与)が希望額に満たないと言って断られた様子。
「実力者は違うよな(w)」とか、上の人は言ってるけど、現場の俺からすると、実力者が埋もれているのが問題なだけなので
もっと人材を腐らせないように活用させろよとオモタ。 転職一年目のペーペーに上司の俺より高い給料出せるわけ無いだろ >>958
956だけど、子育ても一段落したし、ぼちぼちに日本に帰ろうかと模索してる。
人材紹介会社とも話したけど、そっちにいた方が絶対良いですよとは言われた。
でも日本帰りたんだよね、食べ物美味しいし。
でもまだ仕事したいし、仕事する以上は相応の給与は欲しいし悩ましいわ。 他人の味覚を否定することなんてできるのかな?
自分が美味しくないと思っていても、他人が美味しいと言えば
その人にとっては美味しいが事実だよ。
>仕事する以上は相応の給与は欲しいし
なかなか窓口を開いている感じはしないから
実績があってもちょっとした幸運がないとしんどそう。
人材紹介会社のネットワークの広さがカギみたいな気がする。 そもそも国内のASIC系は懐が冷え込んでいるので
高給を望むならそっちにいた方がいい >>963
少なくともアメリカよりまし。
ハンバーガーにケチャップたっぷりも捨てがたいが。 >>962
派遣でソニーとかルネサスでこき使われて年収300-500万円したいならいつでもどうぞw 自分の勤務先だと正社員でも年収600万円税込が一般民の到達水準。残業込み。
昔と違って残業で稼ぐ感じではないのでこんな水準。
それ以上は生まれ持っての属性で決められた何かで出世コースに乗れれば開かれるが、中途採用でそこに乗れないロジックは理解できてるよね?
あと国内ASIC系はリストラの嵐はまだ続いているし安定してない。
ここまで良くない要素の塊の国内に戻るより
西海岸で優雅に高給に埋もれていた方が幸せだと思うよ。 たった数行のレスで誤字脱字を頻発する香具師に仕事は無いわ >>963
幻想ってか、習慣と文化の違いだからな
HDLだって、会社によって記述ルール違うし! なんかルネのキティと間違われたけど
国内のASICベンダー勤務な
数社あるよな その中の某社だよ >>958
それ、半導体に限らず日本企業あるあるじゃね?
世界で活躍している敏腕エンジニアを雇ってガンガン稼げる会社がどれだけあるんだという FPGAの"GA"ってなんだ?ゲートアレイだろ。広義ではASICの一部なんだよ。FPGAって。だから関係あるの。 >>973
敏腕エンジニアでなくても、かつては鉄板と言われた実力者も年齢を重ねると使い捨てになるからな。うちの会社。
なんか、すごいコスイ企業な悪寒がする。
これも日本企業あるあるなんだよな? >>966
たまに日本に来るぐらいにとどめておいたら?
高知あたりが美味いと思うよ >>975
FPGAは ASICの10倍速でHDL書けない奴はゴミです あえて言うならFPGAのが設計の1TATが速いのは当然
ASIC屋は仕込みやら量産準備やら他にもやることあっての数倍の1TATなの。
ASIC屋は大抵の人はFPGA使いこなすよ
ASICたちあげるためのプロトタイプをFPGAで組んだり普通にあるし >>980
便所の落書きにしかドヤッれない、お前に同情するよ >>967
外資の日本法人で求人があったので、今度電話面談することになりました。
日本企業はちょっと遠慮させてもらうわ。 一応言っとくけど、日本は狭くて窮屈だからね?
飯が美味いところもあるけど、普段の昼食は露店のコンビニ弁当まがいなどが多いからね?
もし出張などで日本で仕事したことあってその辺良く分かってるなら余計なお世話を言ってスマンカッタだけど、そうでないならあまり期待しないでよ? >>950 高校のころ折伏を断っただけで12年やられてますが何か? 対象者はきちがいだけじゃないぜ。折伏を断ったり、新聞投稿、海外留学経験者など多岐に渡る。 >>962 向こうでもそういうのあるんか?漏れはここ2年で急激に酷くなったが、
大分慣れてきた。海外帰りは間違いなくターゲットだから・・ >>953 マメで愚直だからな。体育会系の技術屋だよ。 国内の統制も大概だが、これから米中対立が過熱すると、決して米国一辺倒ではない
日本は、米国在住邦人(日本人)もなかなか厳しいんだろうな。
ASICとか資本力のある会社でしか(派遣を除く)活かせない技術と云うのも、
このご時勢ではつらいよなあ。 FPGAできればASICのフロントエンドぐらい余裕ですし 真面目に言うとASIC企業でFPGAできますって言うアピールへの反応は
できて当たり前だよね。バックエンドやプロセスの知識がないのは致命的
覚える事は多いぞ
って感じだと思う >>992
FPGAは最先端プロセスだからな。
FPGA作れればASSPは余裕かもな。 |o|oooo|oo|||oooo||oo|oooooo||||ooo|oo||o||o|||o|oo||oo|o||||o||||||oooo|||o
||o|o|||ooo|o||ooooo|||oooo|o||ooooo|o|oo|||oo||||oo|||oo||o|oo|o||||o|o|o|o
o|o||oooo||||o|||||||||o|o|||o|ooooo|o|o|oo|oo|o|||||oo|o|o|oooooo|oo|o|o|oo
o|o||oo|||ooo|ooo|oo|o|oo|o|o|oo|o|||oooo||oo|o||o||oo|||||||o||ooooo|||o|o|
o|||o|ooo||o||||o|||o|o|||oo||oooo||||||o|oo|o|||oo|oooooooo||o|oo||o|oo|ooo
o||o||oo|o|ooooo||||o|oo|oooo|o|o||o|||oo|o||ooooooo||oo|oo||o||||||o|||o||o
|||oooooooooo|||oo|||||o|o|||o|o|o|ooo|o|o||o|oo|o|ooo||||oo|||||o|ooooo||o|
|ooo||o||o|oooo||o|o|oo||||oo|o|o||||oo||oooo|o|o|o||||ooo||o|||oo|oo|||oooo
|||o|o|o||o|ooooo|oo|ooo|ooooooo||o||||o|o|||o||o|o||oo|ooo||ooo||o||oo|||||
oo||oo|ooo|o||o||o|||o|ooo|ooo|o|oo|||oo||o|||o|oo||ooo|||oo|o|ooooo|||||o||
|||o|o|o|ooo|||o|o|o|oo|oo|||ooooo|oo|||o||ooo|||oo|o||||o|||o|ooo||o|oo|ooo
o|o|||||o|oo|o|oo||o||ooo|o|||||ooooo|o|o|ooooo||||ooo||||o|oooo|o|oooo|||||
||oo|ooo||o|oo|||o||o|o|||oooo||o||oo|oo||o||o|o||||oo|||o|oooo|oo|ooo|o||oo
|||oo|ooo|||o|ooo|||o|o|o|o||||||o||oo||o|oo|||o||o|oooo|o|ooo|ooo||ooo|o|oo
||ooooo||ooo|||o|o|||oo|oo|o|o|oooo|o|ooo|o|o|||||o|||||oo|o|o|oo||oooo|o|||
|oo|oooo|o|||o|||oo|||oo|ooo|ooo|||o|oooo|||o|o|o|||||oooo|o|o|oo||o|||ooo||
ooo|||oooo|o|||||||oo|ooooo|o|o|oo|ooo||o|ooo|o|o|||oo||oo|o|oo||||o||oo||||
||o|o||o|o|oo||||oo||||o|o|o|||o||o|oooo|o|o|oo|o|||||o|oooo|oooo|o||oooo|oo
oooo|||oooooo|oo|ooo||o|oo|o||oooo|o|o||oooo|||o|oo|o||o|||oo|o||o||||||||||
o|||ooooooooo|o||o|ooo|||||o|ooooo|||oo|||||o|o|oooo||o|ooooo||||oo||||o||||
o||oooo|o|oo|oo|||ooo|o|o|||||o|o||o|o|ooo|o|o|o|o|oo|o|ooo|oo|o|ooo||||||||
oo|||||||o|oooooooo|||||o|oo|||oo|oo|oo|oooo||oo|oo||||o|o|||o|||o|o|o|oooo|
o|ooo|o|oo||||||o||o||oo||o||o|oo||oo|oo||o|o|oo|ooo|oooo|o|ooo||o|||o||o|o|
||ooo||||oo|o|||||||oo|o|||o|ooo|o|oo|o|o||oo|||o||ooooo||oooooo||oo|oo|o||o
|oo|oo|o||||oo|oooooo|oo||ooo|o|o||||||o|ooo||o|o|o|||oooo|o|||oooo||||oo|||
ooo|oo|oo|oo|oo|oooo||||o|ooo|||o|o|||o|oooooo|ooo|o||o|oo|||o||||||o||o||||
o||oooooo|oooo||o|o||ooooooo|o|oo|ooo|||o||o|oo||||||o|||o|||oo|oo|||||o|o||
|o|ooo|||||||oo|o|oo|o|||ooo||oo||oo|oooo|o|ooo||oo||o|ooo||||o||oo|||ooo||o
|||||oo|ooooo|ooooo||ooo|||o||||||ooo||o|||o|oo|ooo|o|oooooooo|||||||oo|o|||
ooo||oooo||ooo|o||o|o|o||||||oo|o|||o||o|||o|||oooo|||oooo|o|oo||o||o|ooo|oo
||oo|oo||||o|oo|o||o|ooo||o|||o||o|o|oo|||o||ooo|oo|oooooooo|o|o||o||||ooo||
|||ooooo||oo||oo||o||ooo||||oo|o||o|||o|oo||ooo||o||ooo|||oo|||o|ooo|o|o|ooo
||oo|oo|||oo|||ooooo||ooo||o|ooooo|o|o|oo||oo||o|oo|o||||oo||o||o|||oo|oo|||
|oo|||o|oo|o||oooo||||||o|o||ooo|o|oo|oo||oo|o|||oo||oooooo||o|||o|o|||o|ooo
o||o|oooo|o||oo||o|o||oo|||o|o||oooo||||o|oooo|oo|||||oo|oooo|o||||o||o||ooo
o||||oo||oo|oooooo||o||ooo|||oo||o|||||o|||||o|ooo|o||oo|o|o|oo||oo|oooo||oo
|oooo|||ooo|oo||o|oo|||o||||o|||oo|ooooo|o||o|o||o||||ooo|oo||o||o|oo|||oooo
|oooo|o||o|o||o||||ooooo|o|oo|oo|oo||o|oo|||o|o||ooo||oo|||o||oooo||||o|oo||
ooooooo|ooo||ooo|o|||ooooo|o|||o|ooo||o|ooo|o|o||||o|o||o||o|o||o||o|||||o||
o|oooo||o|||ooo|o|o|oooo|oo|oooo|oo|o|||o||oo||ooooo||||||ooo|||oo|||o||||||
|oo|oo|||o||||o||o|ooooo|||oooo|oo||o|o|||||o|||oo|oo|||o|oooo|o|o|o||oo|ooo
oo|||||o||oo|ooo||oo||||||||o|oooo|oo|ooo|o|||o||oo||o||o|o||||oooooo|o|oooo
||o|oooooo|oo||o||o||||||oo|oo|ooo|o|o|ooooo|o|||o|o||||o||o||||oooooo||||oo
o|o|o|ooo||o||||oo||||oo|oo|ooo|o|||||o|||o||||o|oo|||ooo|ooooooooo|||o||ooo
||ooo||o|oo|ooo|ooo|oooo|oo||oo|oo|o||||o|||o|o||o||oooooo|o||o|o||||o|||||o
o||ooooooo|oo|oooo||oo|oo||||||||o|||o|||o|o|o||oooo|o|o||||||ooo||oooo|o||o
||ooo|oo||oo|ooooo||||o|||o|oo|oo|ooooo|o||o||o||o|||oo|o||o||||oo||||o|oooo
|||||ooo|||oo||||o|o||o|oo||o|o||oo|oo|ooo|oo|ooo|oo|oo||o||o||||oo|o|oooo|o
oo||o|o||oo|o||||ooooo||ooo|oo|o|||o|o|ooo|o||||ooooo||o|o|||ooo|o|o||oo||||
|||o|o|||oo|o|o|oooooo|o|o|ooo|ooo|||o||o|o||||oo|o||||o|o|oo||||o|ooooo|o|o このスレッドは1000を超えました。
新しいスレッドを立ててください。
life time: 219日 23時間 15分 3秒 5ちゃんねるの運営はプレミアム会員の皆さまに支えられています。
運営にご協力お願いいたします。
───────────────────
《プレミアム会員の主な特典》
★ 5ちゃんねる専用ブラウザからの広告除去
★ 5ちゃんねるの過去ログを取得
★ 書き込み規制の緩和
───────────────────
会員登録には個人情報は一切必要ありません。
月300円から匿名でご購入いただけます。
▼ プレミアム会員登録はこちら ▼
https://premium.5ch.net/
▼ 浪人ログインはこちら ▼
https://login.5ch.net/login.php レス数が1000を超えています。これ以上書き込みはできません。