【FPGA/CPLD】 XILINX/ALTERA/Lattice/Actel #25
■ このスレッドは過去ログ倉庫に格納されています
FPGAってXilinxとintel、Latticeくらいしか知らないんだけど
Anlogicって大丈夫なのかな
いくら面白くてもツール類がそろってないんじゃ凡人には無理だよ >>649
アメリカ製じゃないから北朝鮮にも輸出できる >>649
SDRAM が載ってる FPGA って他社にあるんだっけ?
あと中国メーカだから価格が安いんじゃないか? 開発ボードが $13 みたいだし。 >>651
誰が人柱やって、動かせるようになるのか、わかんない >>651
一般にDRAM とロジックはプロセスが違うから混在させない。
64Mくらいなら無理やり載せられるのかな?
最上位のFPGAならSRAMでそんくらい載ってるけど。 ツールは baidu のリンク先にあるな。Tang Dynasty (TD) というらしい。
サイズはやたら小さい。Windows 版で 158MB 。
http://tang.lichee.pro/
あとここか。データーシートはあったな。
55nm プロセス
SDR SDRAM 64MB (200MHz) ダイスタック
SRAM (250MHz) 32Kb x 16 + 9Kb x 64 、乗算器 29 個(250MHz) 。
ADC (1Msps)
中国語多くてよみづらい。 ebayでXILINX CoolRunnerのボードが300円くらいで沢山出てるのだが
XBOXのMODに使うのか?
安いからちょっとした実験にはいいかも >>646
まじで日本は後進国になったな
おまえらおつかれ opencoresに置いてあるファイルをFPGAに書き込むとホントに動くん?
I/Oとか そういやpolarfireがようやく量産開始だってね
RISC-V全押しのMicrosemiだけどソフトコアCPUでZynqやC5Socにどこまで対抗できるかちょっと楽しみ IntelがCPUとチップセット両方14nmで作る羽目になって
案の定キャパ足りなくなって一部はTSMCに外注するらしい
そのどこがFPGAネタかって?
一方で稼働率が下がるはずの20nmなんかを使って価格攻勢してくれないかなーとw 他社Fabは設計変えないと行けないってよく言うけどそんなホイホイ作れるのね それこそ、FPGAと同じ。
大してチューニングしなければどこでも作れる。 FPGAのプログラム書くのと、
他社ファブのスタンダードセルだけ使うのは
大して変わらんってことでしょ
TSMCに投げるのだって、そう複雑じゃないチップセットだけじゃなかったっけ FPGAはメーカー固有の機能を使わなければ他社への移行は容易。
普通のLSIも標準的なセルだけ使ってれば他社への移行作業の大部分は自動化されてる。 ユーザーとしては安くて速くて安心ならどこの工場のでも構わん トラ技もFPGA推しなのはいいけど小手先のhow toしか書かないのは不親切な気がする 「○○の使い方」と謳って、結局ツールのGUIの説明しかないのがあるある。 deepなこと書けるならこんな雑誌に書かんで
論文書いてる罠 このスレでSTARC、STARあほの一つ覚えで言ってくるやついたけど
会社あぽーんしてんじゃん
何これ >>673
雑誌投稿でトラ技をカウントする公的研究機関があること知っとけ
論文ネタになるほど新規性はないが、雑誌ネタになるような事例ってのがある。
トラ技で、投稿者の所属が明確に記述されてないのは大抵それ >>673
雑誌って論文が載ってるやつだろ。
間って何だ?レターのこと? 定期刊行物ならmagazineらしいんでなんでもいいっちゃいいけど
論文メインなのは論文誌で軽い読み物が(いわゆる)雑誌かな? 学会誌はカウントされるんかな?あれは概論というか紹介記事ばっか
論文としてカウントされるのは論文誌のほうよね >>636
>Quest Grobal Japan が年俸600で募集しているが
>
>元々ソニーLSIへの派遣で
>厚木400 福岡500とか言ってた
>
>注意なw
https://youtu.be/MkA0kAnWdMc 古いCPLD、XC9572やXC95108(ともに非XL)が非公式でも書き込める安めのUSB書込ツールってありますか?
昔使った際にはザイリンクスの資料見てパラレルポート接続の書込み器作り書いたんですが、久しぶりに書き換えようとしてPCに端子が無いので焦ってます >>685
御教示ありがとうございます。
シリアル-USBモジュール使えば簡便に作れるわけですね。 いつになったらインテルはCPUにFPGAを乗っけるんだ。 >>688
arm 2個乗っけたfpgaなかったっけ? >>687
XeonにFPGA載せたモデル出してたやん
Core i7とか民生用には出さんやろ CPLD内でディレイを意図的に作り出せますか
論理合成時にディレイ0として取り扱われると聞いたんですが 基本的にプリミティブにDELAYエレメント無ければ無理だけど
合成最適化で無くならないように指定すれば
ゲート類重ねてある程度はできるかも 74系ロジックでSN74LS31 DELAYエレメントってあったけど
あれの中身ってゲートを多段につないだだけなのか FPGAのユーザガイドとかアプリケーションノートとかに ゲートを多段につなぐ方法とか載ってるね。
あと I/O パッドには、遅延を設定する機能があったりするから、一回外部に出せばディレイが自由にできる。 民生部品を活用した低コスト宇宙用監視カメラの開発
ttp://www.jasma.info/journal/wp-content/uploads/sites/2/2013/10/2013_p160.pdf
論文だけど日本語だし電子工作をする人なら難なく理解できるはず
FPGAを始め既視感のある部品だらけで草 >>695
求人のつもり?
今更、こんな古臭い開発環境で働きたい奴なんて皆無だろ。 >>699
UltraScaleが発表された頃だね。 ソフトCPUの活用例として紹介したつもりだったが予想外すぎる流れw
えぇぇ・・・この程度のシステムすら理解できない人が技術者名乗っているとか驚きだわ・・・
あと自分はこの人とは無関係だからな。組み込みとか興味あるし
その一部として宇宙関係も情報収集しているだけだし
pdfにも書いてあるけどこのシステムは実際に打ち上げられて惑星間空間で仕事を果たした
JAXA|小型ソーラー電力セイル実証機「IKAROS(イカロス)」のセイル展開の成功について
ttp://www.jaxa.jp/press/2010/06/20100611_ikaros_j.html
JAXA|小型ソーラー電力セイル実証機「IKAROS(イカロス)」の分離カメラの撮影成功について
ttp://www.jaxa.jp/press/2010/06/20100616_ikaros_j.html
分離カメラの画像は世界を駆け巡ったはず >>703
> えぇぇ・・・この程度のシステムすら理解できない人が技術者名乗っているとか驚きだわ・・・
なんで、そうなるの? 使っている機器の
CPUの性能=自分の性能
とか思っちゃってるから
古い記事見ると、そこにしか目がいかないんだよ >>706
そうなの?このスレはホビーより仕事の話が目立つように見えるけど
>>707
あぁ・・・なるほど
最新じゃない=遅れている=価値なしとか思っちゃっている人か なんかリストラされた人が情報収集しているだけど、プライドが高くておかしなこと言っているなぁ。そんな感じに見える。間違っているかな その議論は既にアルマジロでZynqで、アルテラがインテルでARMコアで、ソフトCPUなんて当たり前の世界が既にあったの。 MicroblazeもNiosもZynqもとっくの昔から普及してるのに、
「ソフトCPUの活用例」とか言ってドヤ顔で晒して何がしたいの? >>703
そもそもお前が紹介してるのはソフトコアCPUじゃなくてハードコアCPUだぞ。
何も理解してないのバレバレ Linux 動かしてその上で OpenCV 動かすって書いてあるな。
普通のソフトCPUは関係ない話だな。今だと RISC-V でなんとかって感じか。 >>712
よく見てるなぁ。馬鹿馬鹿しいのでそこまでみてないよ IKAROS打ち上げは2010年で、M-Vロケットの廃止によるH-IIAへの転換で空いたペイロードを埋めるために計画されたプロジェクト。
急遽決まったので設計期間は確か2〜3年と短かったはずだが、構想そのものは2000年ぐらいからあったもの。
2010年打ち上げはメインの衛星、あかつきの運用から決まっているので、イカロスが間に合わなければ水でも入れることになってたかも。
この状況下で設計製作となると実績重視の選定になるんじゃないかな。
2000年初頭でスタンダードなOSが動かせるCPUを持ったFPGAで、宇宙での実績があるとものとなると、V2Proぐらいしか思いつかない。
NASAの火星探査ミッションでもV2Proは使われていたはず。
現在でもV4とV5しかないので、Vivadoのサポートは無く、ISEでの設計になるのかな。「今更」だけど。
今から設計しても打ち上げは最低でも3年後。実績としてレポートになるのはさらにそのあと。時代遅れと呼ばれるんだろうな。
そういえばZynqの航空宇宙グレードがやっと今年ぐらいに出るって聞いてたけどどうなったんだろ?
今でこそ画像のディジタル伝送なんで当たり前だけど、2000年初頭で考えると、消費電力と重量と実績の点で採用は難しそう。
ちなみにHDMIが2003年で出たての頃、地デジの放送がスタートしたばかりの頃なので、まだアナログ画像を扱うデバイスの方が多かったはず。
多チャンネルで帆の展開具合を確認するためのカメラで、画質より信頼性の方が重視されたでしょう。無理にデジタル化する必要は無さそう。 いつもギスギスしてるけど
最近は特にギスギスしてるねこのスレ >>720
気のせいだろ?
どういう点でそう思うの? なひたふの会社辞めるってよ
何かあったんだろうか? マーシー&内藤はもっと金を稼いでもいいな。シリコンバレー行っちゃダメなのか?それとも飯の種になる情報をこれだけ公開する人は珍しいってだけ? 貴乃花は今後生活して生きるだけの蓄えあるのか?
相撲しかしらない中卒親父がいったいどうやって生きていくんだか? >>728
俺ら何十人分の資産はあるだろうし、本を書けば俺ら何千人いても勝てないくらい売れるだろう。
お前が心配しなくてもどうとでもなるよ。 正直、一人の技術者でまわしている会社はすごく不安だ。
veritak、becky!等々 絡まれたか疲れた(憑かれた)んじゃね
不渡り出しそうになってヒヤッとしたとか
手形使ってるか知らんが
このあいだは満を持して正社員募集!とかしてたのにな
慣性質量小さい自転車だと簡単に詰むからなぁ >>646 >>654 のボード Lichee Tang が購入できるようになった。
ボード単体が $24.66 , USB JTAG つきが $33.99 。
https://www.banggood.com/search/licheepi.html
なお、USB JTAG は必須というわけではない(ようだ)。 JTAGの人、会社をたたむのか。
理由はどうであれ、会社を再開してもあんまり取引をしてはいけない人の会社となるよな。 >>736
な、なんだってー?
mitou jtag買おうと思ってたのに mitoujtagだけで商売やってりゃサチることもなかったのにな、
社長=実働一人社員だとこれだけでも食っていけたんじゃねーの?
会社大きくしたいわ。技術的にもいろいろ興味はあるわでサチっちゃったんだろな
趣味と仕事は分離しないとな
元々就職もせず自分のやりたいことで食っていきたかったんで、
食うための雑多な仕事が嫌になったかな? 日本の技術者は経営や商品開発に関して素人ばかりだし メタステーブルの対策では、外部データの取り込み口に、フリップフロップ を 1 段追加します。
しかし、この方法だと1クロックの情報伝達遅れが出ると思います。
1 クロック分の遅れが許される場合は、この対策方法で良いと思いますが、
それを許さない場合は、どのように対策したら良いのでしょうか?
あるいは、1カ所のメタステーブル対策でFFを入れたら、
他の回路にもFFを1個入れて帳尻合わせするのでしょうか? >>741
ジョブズやゲイツも経営も技術もど素人だったし、随分大きくなってからもある意味ど素人だったと思うよ。
特別の訓練は何も受けていない。
経営の訓練を受けたプロはイノベーションは起こせないよ。MBAや技術士をとって下働きになる。
経営を受け継ぐ場合もある。
しかしプロというのは言いつけ通りに働く職業人ってことだからな。プロになったらお終いよ。 >>742
そうだよ。128BITバスなら、128個入れる。対策には1個じゃなくて普通は2個だろ。
だから256個入れる。 >>744
ゲイツとジョブスを同列に語るとは話にならないな。 ■ このスレッドは過去ログ倉庫に格納されています